数电第9章半导体存储器和可编程逻辑器件.ppt

数电第9章半导体存储器和可编程逻辑器件.ppt

  1. 1、本文档共54页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数电第9章半导体存储器和可编程逻辑器件

2. PROM电路的PLD表示法 图 9 – 20 PROM电路的PLD表示法 3. FPLA电路的PLD表示 图 9 – 21 FPLA电路的PLD表示法 例 2 试用FPLA实现例1要求的四位二进制码转换为格雷码的转换电路。 解 用卡诺图对表 9 - 2 进行化简,如图 9 - 22 所示,则得 式中共有7个乘积项,它们是 用这些乘积项表示式,可得 图 9 – 22 例2化简的卡诺图 图 9 – 23 例2的FPLA的阵列图 4. PAL电路 图 9 – 24 PAL的基本结构 * 第九章 半导体存储器和可编程逻辑器件 第九章 半导体存储器和可编程逻辑器件 9.1 半导体存储器 9.2 可编程逻辑器件PLD 9.1 半导体存储器 9.1.1 只读存储器ROM 图 9 —1 N字M位ROM结构 图 9 – 2 二极管ROM结构图 表 9 – 1 图 9 - 2 ROM的数据表 9.1.2 ROM在组合逻辑设计中的应用 例如,在表9 -1 中,将输入地址A1A0视为输入变量,而将D3、D2、D1、D0视为一组输出逻辑变量,则D3、D2、D1、 D0就是A1、A0的一组逻辑函数。 图 9 - 3ROM的与或阵列图 (a) 框图; (b) 符号矩阵 用ROM实现逻辑函数一般按以下步骤进行: (1) 根据逻辑函数的输入、输出变量数,确定ROM容量,选择合适的ROM。 (2) 写出逻辑函数的最小项表达式,画出ROM阵列图。 (3) 根据阵列图对ROM进行编程。 例 1 用ROM实现四位二进制码到格雷码的转换。 解 (1) 输入是四位二进制码B3~B0,输出是四位格雷码,故选用容量为24×4的ROM。 (2) 列出四位二进制码转换为格雷码的真值表,如表 9 - 2 所示。由表可写出下列最小项表达式: 表 9 – 2 四位二进制码转换为格雷码的真值表 图 9 – 4 四位二进制码转换为四位格雷码阵列图 9.1.3 ROM的编程及分类 1. 掩膜ROM 掩膜ROM中存放的信息是由生产厂家采用掩膜工艺专门为用户制作的,这种ROM出厂时其内部存储的信息就已经“固化”在里边了,所以也称固定ROM。它在使用时只能读出,不能写入,因此通常只用来存放固定数据、固定程序和函数表等。 2. 可编程ROM(PROM) 图 9 – 5 熔丝型PROM的存储单元 图 9 – 6 PN结击穿法PROM的存储单元 3. 可擦除的可编程ROM(EPROM) (1) EPROM的存储单元采用浮栅雪崩注入MOS管 OxideSemiconductor, 简称FAMOS管)或叠栅注入MOS管(Stackedgate Injuction MetalOxideSemiconductor, 简称SIMOS管)。 图 9-7 是SIMOS管的结构示意图和符号, 它是一个N沟道增强型的MOS管, 有Gf和Gc两个栅极。 Gf栅没有引出线, 而是被包围在二氧化硅(SiO2)中, 称之为浮栅, Gc为控制栅, 它有引出线。 若在漏极D端加上约几十伏的脉冲电压, 使得沟道中的电场足够强, 则会造成雪崩, 产生很多高能量的电子。   此时若在Gc上加高压正脉冲, 形成方向与沟道垂直的电场, 便可以使沟道中的电子穿过氧化层面注入到Gf, 于是Gf栅上积累了负电荷。 由于Gf栅周围都是绝缘的二氧化硅, 泄漏电流很小, 所以一旦电子注入到浮栅之后, 就能保存相当长的时间(通常浮栅上的电荷10年才损失30%)。 图 9 – 7 SIMOS管的结构和符号 (2) E2PROM的存储单元 图 9 – 8 E2PROM的存储单元 图 9 – 9 Flotox管的结构和符号 (3) 快闪存储器(Flash Memory) 图 9 – 10 快闪存储器 (a) 叠栅MOS管;(b) 存储单元 9.1.4 随机存取存储器(RAM) 1. 静态随机存储器(SRAM) (1) 基本结构。SRAM主要由存储矩阵、地址译码器和读/写控制电路三部分组成,其框图如图 9 -11所示。 图 9 – 11 SRAM的基本结构 (2) SRAM的静态存储单元。 图 9 - 12SRAM存储单元 (a) 六管NMOS存储单元; (b) 六管CMOS存储单元 2. 动态随机存储器(DRAM) 图 9 – 13 动态MOS存储单元 (a) 四管动态MOS存储单元;

文档评论(0)

sandaolingcrh + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档