- 1、本文档共7页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
题目:交通灯控制电路的设计 要求: 1、 设计一个十字路口的交通灯
题目:交通灯控制电路的设计
要求:
设计一个十字路口的交通灯控制电路,要求甲车道和乙车道两条交叉道路上的车辆交替运行,每次通行时间都设为45秒。
在绿灯转为红灯时,要求黄灯先亮5秒钟,才能变换运行车道;
黄灯亮时,要求每秒闪亮一次。
甲、乙车道除了有红、黄、绿灯指示外,每一种灯亮的时间都用显示器进行显示(采用倒计时的方法)
系统设计过程如下:
甲、乙干道交替通行,通行时间设定为45秒。
每次绿灯换红灯前,黄灯先亮5秒时间,用以等待十字路口内滞留车通过。
黄灯亮时,每秒闪一次。
甲乙干道通行时间和黄灯的时间均由同一计数器按减计数方式计数。
在减计数器回零瞬间完成十字路口通行状态的转换(换灯)。
计数器的状态由显示器件库中的带译码的数码管显示,红、黄、绿三色信号灯由显示器件库中的指示灯模拟。
由于道路的交通灯是对称的,所以只需设计2组交通灯。
甲车道
乙车道
系统结构框图
根据系统工作流程要求,设计硬件结构框图如图所示.
元器件选择介绍与单元电路设计:
元器件选择介绍:
1.74190芯片(十进制可逆计数器):VCC接电源,GND接地,ABCD为输入数据端,当LOAD’端接低点平时输入有效,CLR’为清零端,CLK端输入时钟脉冲(高电平有效),CTEN’端输入低电平,U/D’输入高电平(低电平从小到大计数),QD、QB、QC、QA为数据输出端,与四针脚的数码管相连接,输出为8421码,当数码管显示为0时,RCO端将输出一个低电平。
功能表
CTEN | D/U | CLK | LOAD | A B C D | QA QB QC QD MAX/MIN RCO
----- |----- |----- |------ |--------- |---------------------------
0 | X | X | 0 | X X X X | A B C D 1* 2*
0 | 1 | POS | 1 | X X X X | Count Down 1* 2*
0 | 0 | POS | 1 | X X X X | Count Up 1* 2*
1 | X | X | X | X X X X | Qa0 Qb0 Qc0 Qd0 1* 2*
1* = during the UP count MAX/MIN goes HIGH at count 9, during the DOWN count MAX/MIN goes HIGH at count 0.
2* = during the UP count RCO goes LOW at count 9, during the DOWN count RCO goes LOW at count 0.
2.163芯片(四位二进制递增集成计数器):VCC接电源,GND接地,CLK端输入时钟脉冲(高电平有效),CLR’端,,ENT端,LOAD’端,ENP端输入高电平,QA,QB为输出,
功能表
CLR | LOAD | ENP | ENT | CLK | A B D C | QA QB QC QD RCO
---- |------ |----- |---- |----- |--------- |--------------------
0 | X | X | X | X | X X X X | 0 0 0 0 0
1 | 0 | 0 | 0 | POS | X X X X | A B C D *1
1 | 1 | 1 | 1 | POS | X X X X | Count *1
1 | 1 | 1 | X | X | X X X X | QA0 QB0 QC0 QD0 *1
1 | 1 | X | 1 | X | X X X X | QA0 QB0 QC0 QD0 *1
*1 - RCO goes HIGH at count 15 to 0.
3.74465芯片(八路单向三态传输门):VCC接电源,GND接地, G1 ,G2接低电平,A1 A2 A3 A4 A5 A6 A7 A8为输入端,Y1 Y2 Y3 Y4 Y5 Y6 Y7 Y8为输出端。本实验以8421码输入,通过芯片以8421码输出。
功能表
_
文档评论(0)