基于FPGA的话机系统设计(转换有误,下载文档正常).docVIP

基于FPGA的话机系统设计(转换有误,下载文档正常).doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的话机系统设计(转换有误,下载文档正常)

基于FPGA的话机系统设计 摘 要 以硬件描述语言(VHDL)FPGA话机系统设计正是在数字时钟的基础上添加了拨号功能、通话计时功能、一键拨号功能的一种创新性设计。 本系统设计以FPGA作为主控制器,通过编写VHDL语言来完成模块的设计。设计的模块主要包括:分频模块、消抖模块、转换模块、时间模块、计时模块、拨号模块、显示模块。经过QuartusⅡ软件编译仿真GW48-SOPC试验箱上进行结果验证FPGA,话机,模块,QuartusⅡ,控制 DESIGN OF THE PHONE SYSTEM BASED ON FPGA ABSTRACT Using hardware description language ( VHDL ) to design a digital clock has been more and more popular, but now it has no challenge for us, so how to add some new module based on it in order to achieve a new function becomes the significance of our study. The telephone system design Based on the FPGA is a kind of creative design based on the digital clock in added dial-up function, calling timing function, a key dial-up function. The design of this system is to use FPGA as the main controller, through the compilation of VHDL language to complete the module design. Design module mainly include: frequency division module, elimination Buffeting module, time module, timing module, dial-up module, displaying module. After the Quartus Ⅱ software compiled simulation, and the result is verified in GW48-SOPC test box, the system design achieves the basic function of telephone. In the process of design, we carried out a control key, dial, redial, display-switching function research. Control button design uses a key combination to solve the key problems of the experimental box; Dialing function design use pulse dialing mode, each pulse arrival achieve number of the input and shift left; Display switch is designed by adopting data selector means, controlling the output display according to enable different combination of key. The research results : the completion of the design of various functional modules, and the corresponding software simulation and hardware emulation, the basic realization of the time display, dialing, call timing, a redial function. KEY WORDS:VHDLFPGA, telephone, module, QuartusⅡ, control 目 录 前 言 1 第1章 绪 论 2 §1.1 选题的依据与意义 2 §1.2 选题背景 2 §1.2.1 课题相关技术的发展 2 §1.2.2 课题研究的必要性 3 第2章 FPGA及开发工具 4

文档评论(0)

小教资源库 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档