网站大量收购独家精品文档,联系QQ:2885784924

十六位硬件乘法器设计报告.docx

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
十六位硬件乘法器设计报告

课程名称电子设计自动化题目十六位乘法器院系班级信息学院09电子信息工程1班姓名崔钦婉学号0915211007指导老师凌朝东2011年7月6日题目名称:十六位硬件乘法器电路摘要:设计一个16位硬件乘法器电路.要求2位十进制乘法,能用LED数码管同时显示乘数,被乘数和积的值.本设计利用Quartus II软件为设计平台,通过移位相加的乘法原理:即从被乘数的最低位开始,若为1,则乘数左移后与上一次的和相加;若为0,左移后以全零相加,直至被乘数的最高位。经软件仿真和硬件测试验证后,以达到实验要求。目录摘要………………………………………………………………………………………………….2 1. 系统设计…………………………………………………………………………………….31.1设计要求…………………………………………………………………………..31.2系统设计方案……………………………………………………………………32. 单元电路设计……………………………………………………………………………..53. 软件设计……………………………………………………………………………………..84. 系统测试……………………………………………………………………………………..9结论…………………………………………………………………………………………………..9参考文献……………………………………………………………………………………………9附录…………………………………………………………………………………………………..10系统设计设计要求题目要求设计一个16位硬件乘法器电路.要求2位十进制乘法;能用LED数码管同时显示乘数,被乘数和积的信息.设置一个乘法使能端,控制乘法器的计算和输出.系统设计方案此设计问题可分为乘数和被乘数输入控制模块,乘法模块和输出乘积显示模块基本分.乘数和被乘数的输入模块使输入的十进制数转化为二进制数输入乘法模块,乘法模块利用移位相加的方法将输入的两组二进制数进行相乘,并将16位乘积输出到乘积输出显示模块.显示模块将输入的二进制数按千,百,十,个位分别转化为十进制数输出.乘数和被乘数的输入可用数据开关K1~K10分别代表数字1,2,…,9,0,用编码器对数据开关K1~K10的电平信号进行编码后输入乘法器进行计算.但此方案所用硬件资源较多,输入繁琐,故不采取.方案二是利用硬件箱自带16进制码发生器,由对应的键控制输出4位2进制构成的1位16进制码,数的范围是0000~1111,即0H~FH.每按键一次,输出递增1,输出进入目标芯片的4位2进制数将显示在该键对应的数码管.乘数和被乘数的输入模块将16进制码的A~F码设计成输出为null.使得减少了无用码的输入.两数相乘的方法很多,可以用移位相加的方法,也可以将乘法器看成计数器,乘积的初始值为零,每一个时钟周期将乘数的值加到积上,同时乘数减一,这样反复执行,直到乘数为零.本设计利用移位相加的方法使得程序大大简化.系统总体电路组成原理图如下图所示:单元电路设计(1)乘数和被乘数的输入模块:可分为两部分:十位输入和个位输入;十位输入的4位16进制码转换为8位2进制码后输入乘数和被乘数组成模块利用’’与个位输入的4位16进制数组合而成.模块图如下图所示:此功能模块的仿真图如下图所示:结果显示:当乘数十位(a1)输入4,个位(a0)输入7时,out1能输出4;当被乘数十位(b1)输入8,个位(b0)输入5时,out2能输出85。(2)两数相乘模块由一个程序组成,其乘法原理是:乘法通过逐项移位相加原理来实现,从被乘数的最低位开始,若为1,则乘数左移后与上一次的和相加;若为零0,左移后以全零相加,直至被乘数的最高位.① VHDL程序为:libraryieee;use ieee.std_logic_1164.all;useieee.std_logic_unsigned.all;entitycf isport ( clk : in std_logic;a : in std_logic_vector(7 downto 0);b : in std_logic_vector(7 downto 0);outy : out std_logic_vector(15 downto 0));endcf;architecture art of cf issignalqa : std_logic_vector(7 downto 0);signalqb : std_logic_vector(7 downto 0);beginprocess(qa,qb,clk,a,b)variable q0 : std_logic_vector(15 downto 0);variable q1 : std_logic_vector(15 dow

文档评论(0)

shenlan118 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档