- 5
- 0
- 约2.56万字
- 约 14页
- 2017-09-10 发布于天津
- 举报
Bit计数器数据手册CounterV功能和概述Cypress
16-Bit 计数器数据手册 Counter16 V 2.5
001-66730 Rev. **
16-Bit Counter
Copyright © 2002-2011 Cypress Semiconductor Corporation. All Rights Reserved.
®
PSoC 模块 API 内存 (字节)
引脚 (每个外
资源 数字 模拟 CT 模拟 SC 闪存 RAM 部 I/O)
CY8C29/27/24/22/21xxx、CY8C23x33、CYWUSB6953、CY7C64215、CY8CLED02/04/08/16、CY8CLED0xD、CY8CLED0xG、
CY8CTST110、CY8CTMG110、CY8CTST120、CY8CTMG120、CY8CTMA120、CY8C21x45、CY8C22x45、CY8CTMA30xx、
CY8C28x45、CY8CPLC20、 CY8CLED16P01
16-bit 2 0 0 93 0 1
CY8C26/25xxx
16-bit 2 0 0 142 0 1
如需一个或多个使用此用户模块的完全配置的功能性示例工程,请转到
/psocexampleprojects.
功能和概述
16-bit 通用计数器使用两个 PSoC 模块
源时钟频率高达 48 MHz
基于终端计数自动重新加载周期
可编程脉冲宽度
输入启用 /禁用计数器连续操作
比较输出或终端计数触发中断选项
16-bit 计数器用户模块可提供一个递减计数器,并配有可编程周期和脉冲宽度。 可从任何系统时基或外部
源选择时钟和使能信号。 一旦启动,计数器便持续运行,并从周期寄存器重新加载其内部值,直至达到终
端计数。 在每个时钟周期中,计数器都会将当前计数与比较寄存器中存储的值进行比较。 在每个时钟周期
中,计数器都会将计数与比较寄存器中的值进行对比测试,测试两数为 “ 小于 ”(less than) 还是 “ 小
于或等于 ”(less than or equal to) 关系。 比较器输出所提供的逻辑电平可路由至引脚或其他用户模
块。 大多数 PSoC 器件系列的终端计数输出都可以这样进行路由。 如果您的器件有此功能,则会显示在器
件编辑器中。 可设计为当计数器达到终端计数或比较器 (主要)输出激活时,则触发中断。
Cypress Semiconductor Corporation • 198 Champion Court • San Jose, CA 95134-1709 • 408-943-2600
Document Number: 001-66730 Rev. ** Revised January 20, 2011
[+] Feedback
16-Bit Counter
Figure 1. 计数器框图 (对于大多数 PSoC 器件),数据路径宽度 n = 16 位
Figure 2. 计数器框图 (对于不含终端计数输出的器件),数据路径宽度 n = 16 位
功能说明
计数器用户模块利用了两个数字 PSoC 模块,每个模块提供 8 位分辨率。 连
原创力文档

文档评论(0)