精品第七章 半导体存储器.ppt

  1. 1、本文档共49页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第七章半导体存储器

第7章 半导体存储器 7.1 概述 7.2 只读存储器 7.3 随机存储器 7.4 存储器容量的扩展 7.5 用存储器实现组合逻辑函数 一次性可编程ROM(PROM):出厂时,存储内容全为1,用户可根据自己的需要进行编程,但只能编程一次。总体结构与掩模ROM一样,但存储单元不同。 … A0A1 …A9 I/O0 I/O1 I/O2 I/O3 2114 (1) CS R/W I/O0 I/O1 I/O2 I/O3 A0A1 …A9 … I/O0 I/O1 I/O2 I/O3 2114 (2) CS R/W A0A1 …A9 … I/O0 I/O1 I/O2 I/O3 2114 (4) CS R/W … A0A1 …A9 R/W Y0 Y1 Y2 Y3 A10 A11 A0 A1 2-4线译码器 将 (1024×4位)扩展成( 4096×4位)的RAM 共1024字 共1024字 共1024字 共1024字 A9A8 … A1A0 A11A10=00时,选中(1) 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 … A11A10=01时,选中(2) 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 … A11A10 =10时,选中(3) 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 … A11A10=11时,选中(4) 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 … RAM的地址分配 7.5 用存储器实现组合逻辑函数 原理: 地址相当于输入变量 数据相当于输出变量 0 0 0 1 0 1 0 1 1 0 1 1 1 0 0 1 1 0 1 1 1 1 0 0 任何形式的组合逻辑函数均能通过向ROM 中写入相应的数据来实现。 多输出组合逻辑函数的真值表 用存储器设计组合逻辑电路步骤 1、进行逻辑抽象,得出所设计组合逻辑电路的逻辑真值表 2、选择存储器芯片。芯片的地址输入端等于输入变量数,芯片的数据输出端等于输出函数的数目。 3、若一片存储器芯片的地址输入端数或数据输出端数达不到上述要求,可采用字、位扩展的方法将多片存储器芯片组和成一个符合要求的存储器。 4、将输入变量接至存储器的地址输入端,取存储器的输出端作为函数输出端,并从函数的真值表得到与之对应的存储器数据表。 5、将得到的数据表写入存储器中,就得到了所设计的组合逻辑电路。 例1:试用ROM设计一个八段字符显示译码器(带小数点) f1111 e1110 d1101 c1100 … … … 40100 30011 20010 10001 00000 abcdefgh DCBA 字形 输出 输入 解:电路要求4位输入,8位输出,故选用4位地址线,8位数据线的ROM。 用掩模ROM实现 画出存储矩阵的连接图(有二极管表示0) A3 A2 A1 A0 W0W1 ………… W15 4-16线译码器 1 EN 1 EN EN … D0 (a) D7 (h) D C B A * * 重点难点 电路的结构特点、地址与数据的对应关系 重点: 内部详细结构、物理过程(非重点 ) 存储器容量的扩展 分类、特点、应用场合 难点: 第七章 半导体存储器 产生组合逻辑函数

文档评论(0)

rovend + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档