1若干常用的时序逻辑电路_同步计数器.pptVIP

1若干常用的时序逻辑电路_同步计数器.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
1若干常用的时序逻辑电路_同步计数器

第14讲 若干常用的时序逻辑电路—— 同步计数器 一、同步计数器 同步二进制计数器 同步二进制加法计数器 同步二进制减法计数器 同步二进制加/减可逆计数器 同步十进制计数器 同步十进制加法计数器 同步十进制减法计数器 同步十进制加/减可逆计数器 同步N进制计数器 1、同步二进制加法计数器 74LS161 2、同步二进制减法计数器 3、同步二进制加/减计数器 4、同步十进制加法计数器 74LS160 5、同步十进制减法计数器 6、同步十进制加/减计数器 * 计数器的功能和分类 1. 计数器的功能 2. 计数器的分类 异步计数器和同步计数器 加法计数器、减法计数器和可逆计数器 有各种不同的计数器,如二进制计数器、十进制计数器、二-十进制计数器等等。 记忆输入脉冲的个数;用于定时、分频、产生节拍脉冲及进行数字运算等等。 按工作方式分: 按功能分: 按计数器的计数容量(或称模数)分: 图6. 3.10 用T 触发器构成的同步二进制加法计数器 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 0 1 2 3 4 5 6 7 8 9 C Q3 Q2 Q1 Q0 CP 0 0 0 0 0 1 0 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 0 0 0 10 11 12 13 14 15 16 C Q3 Q2 Q1 Q0 CP 表6.3.3 图6.3.10电路的状态转换图 图6. 3.12例6.3.10电路的时序图 图6. 3.11 图6.3.10电路的状态转换图 分频器 图6. 3.13 4位同步二进制计数器74161的逻辑图 同步置数, 异步清零。 D3、D2、D1、D0: 预置数据输入端; EP、ET: 计数使能端; CP: 脉冲输入端; C: 进位输出端 RD: 异步清零端; LD: 同步预置数端; 功能及原理: (1)异步清零: (2)同步置数: J0=D0 K0= D0 K3= D3 J3= D3 K2= D2 J2= D2 K1= D1 J1= D1 (3)保持: J=K=0, 保持。 RD=0 时, QA = QB = QC = QD =0; RD=1, LD=0 时, RD=LD=1,EP ET=0 时, (4)计数: J0 = K0=1 J1 = K1= Q0 J2 = K2= Q0 Q1 J3 = K3= Q0 Q1 Q2 此时,电路为四位二进制同步加计数器。 RD=LD=1,EP = ET=1 时, 74161的功能表: L L L L A B C D 保 持 保 持 计 数 X X X X A B C D X X X X X X X X X X X X X X X X X X X L X X L H H X L H H H L H H H H 输 出 Q0 Q1 Q2 Q3 预置数输入 D0 D1 D2 D3 时钟 CP 使能 EP ET 预置 LD 清零 RD ET EP C D0 D1 D2 D3 Q1 Q2 Q3 Q0 LD RD 74LS161 CP 16 15 14 13 12 11 10 1 2 3 4 5 6 7 8 9 QA QD QD QC QB QA QB QC VCC T ET P EP CP A A B B C C D D CLR LOAD RC 串行进 位输出 允许 GND 时钟 清除 输出 数据输入 置入 74LS161 引脚图: 图6. 3.15 用T 触发器接成的同步二进制减法计数器 1 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 0 1 1 0 1 1 1 0 0 1 0 1 1

文档评论(0)

yaocen + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档