- 1、本文档共37页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
常见数字IC面试题目
常见公司数字IC设计招聘-题目(分频)
1,用D触发器做个二分频的电路.又问什么是状
态图。(华为)
2,请画出用D触发器实现2倍分频的逻辑电
路?(汉王 )
3,怎样用D触发器、与或非门组成二分频电
路?(东信)
4, How many flip-flop circuits are needed to
divide by 16? (Intel) 16分频?
2007-12-25
常见公司数字IC设计招聘-题目(计数器)
1,用filp-flop和logic-gate设计一个1位加法
器,输入carryin和current-stage,输出
carryout和next-stage.
2,用D触发器做个4进制的计数。(华为)
3,实现N位Johnson Counter,N=5 。(南山之
桥)
4,用你熟悉的设计方式设计一个可预置初值
的7进制循环计数器,15进制的呢?(仕兰
微电子)
5,用VERILOG或VHDL写一段代码,实现10
进制计数器。
2007-12-25
常见公司数字IC设计招聘-题目
1,请用HDL描述四位的全加法器、5分频电
路。(仕兰微电子)
2007-12-25
本次课主要内容
3, test bench使用简介
4,仿真与仿真工具
5,例子
2007-12-25
同步复位D触发器的Verilog描述及其电路原理图
module syn_dff (d,clk,rst, q);
input d, clk, rst;
output q;
reg q;
always @( posedge clk)
if(rst)
q =1b0;
esle
q = d;
endmodule
大致电路图?
2007-12-25
异步复位D触发器的Verilog描述及其电路原理图
module asyn_dff (d,clk,rst, q);
input d, clk, rst;
output q;
reg q;
always @( posedge clk or negedge rst)
if(!rst)
q =1 b0;
esle
q = d;
endmodule
大致电路图?
2007-12-25
结合串行转换成并行电路实例讲解
1,先说明该电路应用
2,画出该电路原理图(1-to-8-bit)
3,根据电路原理图说明输入,输出信号
4,进行电路主要功能设计
5,进行testbench设计
6,运行modelsim仿真,讲解波形分析
2007-12-25
例:串并转换电路-功能模块电路
例:串并转换电路-功能模块电路
module s2p(rst,clk,s2p_en,data_in,data_out,data_out_valid);
input rst,clk;
input s2p_en;
input data_in;
output data_out_valid;
output [7:0] data_out;
reg [7:0] data_out;
reg data_out_valid;
reg [2:0] counter;
2007-12-25
always @(posedge clk or negedge rst)
if (!rst)
counter=3b000;
else if(counter==3b111)
counter=3b000;
else
co
文档评论(0)