非同步序向式逻辑内容.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
非同步序向式逻辑内容

第9章 非同步序向式邏輯 Asynchronous Sequential Logic 內容 9-1 簡介 9-2 分析步驟 9-3 具有latch的電路 9-4 設計的步驟 9-5狀態和流程表的簡化 9-6 沒有競跑的狀態設定 9-7 雜訊 9-8 設計範例 習題 1 9-1 簡介 序向式電路是由輸入、輸出和內部狀態等一 連串的時間序列所定義 。 – 同步的序向式電路中 ,內部狀態的變化對應到同 步的時間脈波 。 – 非同步的序向式電路不使用時脈 ,內部狀態的變 化則發生在輸入變數改變時。 非同步序向式電路通常由組合式電路加上回 授所組成 。 圖9-1 非同步序向式電路的方塊圖 2 9-1 簡介 非同步序向式電路中的目前狀態和次一狀態 變數習慣上分別稱為二次變數 (secondary variables )和激勵變數(excitation variables ) 基本模式 (fundamental mode )的操作假設電 路在穩態時一次只有一個輸入信號改變 。 – 為了確保正確的動作,非同步序向式電路必須在 輸入變成另外一個新的值之前達到穩態 。因為連 線和邏輯閘電路的延遲 ,令兩個以上的輸入變數 準確地在同一時刻改變 ,不能有不知道哪一個先 後的不確定性 9-2 分析步驟 非同步序向式電路的分析包括獲得描述內部 狀態序列的表或圖 ,以及用輸入變數變化表 示的輸出函數 。 在本章節中 ,觀察具有回授路徑但是沒有正 反器的非同步序向式電路的行為。沒有時脈 的正反器稱為鎖閂 (latch ) 電路分析的開始將激勵變數當成輸出並將二 次變數當成輸入 ,然後導出以輸入和二次變 數為函數的激勵變數之布氏代數式 。 3 圖9-2 非同步序向式電路的範例 圖中清楚地看到兩條從OR閘輸出回到AND閘輸 入的回授迴圈。此電路包括一個輸入變數x和兩 個內部狀態。內部狀態有兩個激勵變數Y 和Y , 1 2 以及兩個二次變數y 和y 。 1 2 圖9-3 圖9-2電路的卡諾圖和轉換表 4 轉換表 有時為了方便將內部狀態和輸入值結合 在一起 ,稱之為電路的全狀態(total state )。 – 圖9-3(c)的電路具有四個穩定的全狀態— y y x = 000,011,110和101—以及四個不穩定 1 2 的全狀態—001,010,111和100 。 9-2 分析步驟 從非同步序向式電路得到轉換表的步驟如下: – 1. 求出電路中所有的回授迴圈 , – 2. 每個回授路徑的輸出標示變數Yi ,對應的輸入標 示成yi ,其中i = 1,2,…,k ,在此k 為電路中回授迴圈 的編號 , – 3. 導出所有Y的布式函數 ,Y 為外界輸入和y的函 數, – 4. 用y變數為列 、外界輸入為行,在卡諾圖上畫出 Y函數 , – 5. 將所有的圖結合成一個表 ,在每個方格中顯示Y = Y Y …Y 的值 , 1 2 k – 6.將Y的值等於同一列y = y y …y 的值之方格圈起

文档评论(0)

wangsux + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档