第2章 TMS320C20X系列的CPU内核结构.ppt

第2章 TMS320C20X系列的CPU内核结构

第二章TMS320C2000系列DSP的内核结构 表2.1总线名称及功能 与微处理器8088和单片机8051总线相比,DSP的总线具有以下特点: (1)具有分离的程序和数据总线,允许同时访问程序和数据存储器空间; (2)具有独立的数据R/W地址总线和数据读写总线,是CPU对数据存储器的读、写操作可在一个机器周期内完成; (3)分离的程序和数据空间及独立总线结构,支持CPU在单机器时钟内并行执行算术、逻辑和位处理操作; (4)采用改进的哈佛结构,极大提高运算速度,优化处理能力。 2.2 DSP的中央处理单元CPU 输入定标部分 对于数据存储器内容进行输入定标左移操作时,输入定标器将输入移位器中未使用的低位填0,为使用的高位填0或者1,由DSP的状态寄存器ST0的D10位(SXM)决定: SXM=0,未使用的高位填0,不进行符号扩展; SXM=1,输入移位器的高位进行符号扩展,在高 位填符号位0/1; 例,设输入移位器的输入=(97F3h),左移4位: 当SXM=0, 则输出为00097F30h; 当SXM=1,则输出为FFF97F30h; 乘法单元 乘法器组成: 暂存寄存器(T寄存器),保存其中一个乘数; 16X16位的乘法器; 32位乘法寄存器(P寄存器),用以保存乘法操作结果; 乘积移位器,对P寄存器的结果进行定标操作

文档评论(0)

1亿VIP精品文档

相关文档