北京理工大学 通信电路与系统实验1 实验报告.docxVIP

北京理工大学 通信电路与系统实验1 实验报告.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
通信电路与系统实验班级:学号:姓名:简单基带传输系统分析实验目的掌握观察系统时域波形,特别是眼图的操作方法。实验内容构造一个简单示意性基带传输系统。以双极性PN码(伪噪声Pseudo-Noise: PN)发生器模拟一个数据信源,码速率为100bit/s,低通型信道噪声为加性高斯噪声(标准差=0.3v)。要求:系统参数编号图符块属性(Attribute)类型(Type)参数设置(Parameters)0SourcePN SeqAmp=1v,Offset=0v,Rate=100Hz,Levels=2,Phase=0 deg1CommPulse ShapeGaussian,Time Offset=0 sec,Pulse Width=0.01 sec,StdDev=0.3v.2Adder----3SourceGauss NoiseStdDev=0.3v,Mean=0v.4OperatorLinear SysButterworth Lowpass IIR,5 Poles,Fc=200Hz.5OperatorSamplerInterpolating,Rate=100Hz,Aperture=0 sec,Aperture Jitter=0 sec,6OperatorHoldLast Value ,Gain=2,Out Rate=10.e+3Hz7OperatorCompareComparison=’=’,True Output=1V,False Output=0v,A input=t6 Output0,B input=t8 Output08SourceSinusoidAmp=0v,Freq=0Hz,Phase=0 deg9SinkAnalysisInput from t0 Output Port010SinkAnalysisInput from t1 Output Port011SinkAnalysisInput from t4 Output Port012SinkAnalysisInput from t7 Output Port0系统框图实验结果利用Costas环解调2PSK信号实验目的通过分析理解Costas环的解调功能。实验内容构造一个2PSK信号调制解调系统,利用Costas环对2PSK信号进行解调,以双极性PN码发生器模拟一个数据信源,码速率为50bit/s,载波频率为1000Hz。以PN码作为基准,观测环路同相支路输出和正交支路输出的时域波形。系统参数及框图实验结果二进制差分编码/译码器实验目的通过分析理解差分编码/译码的基本工作原理实验内容创建一对二进制差分编码/译码器,以PN码作为二进制绝对码,码速率Rb=100bit/s。分别观测绝对码序列、差分编码序列、差分译码序列,并观察差分编码是如何克服绝对码全部反相的,以便为分析2DPSK原理做铺垫。系统参数及框图实验结果QPSK调制原理分析实验目的通过分析理解QPSK正交调制系统的基本工作原理。实验内容创建一个QPSK正交调制系统,被调载频为2000Hz,以PN码作为二进制信源,码速率Rb=100bit/s。分别观测I通道和Q通道的2PSK波形、两路合成的QPSK波形、QPSK信号的功率谱。系统参数编号图符块属性(Attribute)类型(Type)参数设置(Parameters)0SourcePN TrainAmp=2v,Freq=1000Hz,PulseW=5.e-4sec, Offset=-1v , Phase=0 deg1CommPulse GenReg Len=10,Taps=[3-10],Seed=123, Threshold=0, True=1, False=-12SourcePN TrainAmp=2v,Freq=500Hz,PulseW=1.e-3sec, Offset=-1v , Phase=90 deg3LogicFF-D-1Gate Delay=0sec, Threshold=0v, True Output =1v, False Output =-1v, Set*=t4 Output0, Data=t1 Output0, Clock=t2 Output0,Clear*=t4 Output04SourceSinusoidAmp=1v, Freq=0Hz5LogicFF-D-1Gate Delay=0sec, Threshold=0v, True Output =1v, False Output =-1v, Set*=t6 Output0, Data=t1 Output0, Clock=t7 Output0, Clear*=t6 Output06SourceSinusoidAmp=1v, Freq=0Hz7OperatorNOTThreshold=0v, T

文档评论(0)

dajuhyy + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档