DDR的PCB设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
目 录 DDR的PCB设计 I The PCB design of DDR II 第1章 绪论 1 1.1 DDR的叙述 1 1.2 DDR-DDR与SDRAM的区别 1 1.3 DDR存储器电气特性验证 4 第2章 噪声来源及分析 8 2.1 反射噪声分析和端接技术 8 2.1.1 反射形成原因 8 2.1.2 主抗匹配与端接方案 9 2.1.3 端接方案的仿真结果 12 2.2串扰噪声分析 13 2.2.1 高速PCB板上的串扰分析模型 13 2.2.2 高速PCB板上的串扰仿真结果 13 2.2.3 减少高速PCB板上的串扰噪声的措施 14 第3章 完整性分析 16 3.1电源完整性 16 3.2 时序分析 17 3.2.1公共时钟同步的时序分析 17 3.2.2 源同步的时序分析 22 3.3 案例 24 第4章 布局与布线 29 4.1 PCB的叠层(stackup)和阻抗 29 4.2 互联通路拓扑 30 4.3 SDRAM的布局布线 32 4.4 DDR的布局布线 33 4.4.1 布局时应注意 35 4.4.2布线时应注意 35 4.4.3 布线要点 37 4.6 供电 38 结 束 语 40 参考文献 41 致 谢 42 附录 数据线同组同层 43 DDR的PCB设计 摘要:随着微电子技术和计算机技术的不断发展,DDR双通道同步动态随机存储器在通信系统中的应用越来越显得重要,而随着电子产品的集成化,对DDR在PCB中的设计要求也越来越高。为了更好的能理解DDR,本文还与SDRAM一并做了介绍与设计。 本设计为基于DDR双通道同步动态随机存储器的PCB设计。本文主要介绍了在对DDR的PCB设计时,所面临的信号完整性。详尽的阐述了影响信号完整性的反射、串扰和信号完整性中的时序分析的相关理论并提出了减小反射和串扰得有效措施。对布线与布局的一些注意事项及要点也做了详细的叙述。 关键字:反射;SDRAM;串扰;信号完整性;时序 The PCB design of DDR Abstract: With microelectronics technology and development of computer technology, DDR synchronous dynamic random access memory double channel in communication system, the application appears more and more important, and as the electronic product of integration of the PCB design requirements of the DDR more and more is also high. In order to better understand DDR, this paper also introduced together with SDRAM and design. Based on the design of double channel DDR synchronous dynamic random access memory of PCB design. This article mainly introduced in PCB design for DDR faced when the signal integrity. Detailed elaborated the influence signal integrity of the reflection and crosstalk and signal integrity of timing analysis and put forward the relevant theory of reflection and reduce crosstalk effective measures. For some of the layout and wiring matters needing attention and points to do the detailed narration. Keywords:Reflex; SDRAM; Crosstalk; Signal integrity;Timing 第1章 绪论 1.1 DDR的叙述 双通道同步动态随机存储器(双信道同步动态随机存取内存)即DDR SDRAM (Double Date Rte Synchronous Dynamic Random Access Memory) 为具有双倍数据传输率之SDRAM,其数据传输速度为系统频率之两倍,由于速

文档评论(0)

tt7090 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档