锁相式数字频率合成器的设计毕业设计.docVIP

锁相式数字频率合成器的设计毕业设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
摘 要 本文研究对琐相式数字频率合成器的设计开发。本机电路可较精确稳定的实现(0000~9999)×1KHZ 、(0000~9999)×2KHZ 、(0000~9999)×4KHZ的方波信号合成功能。包含晶体振荡器、1/M分频器、锁相环和可编程1/N分频器等单元电路。其中,1/M分频器通过对晶振的、、分频分别得到1KHZ、2KHZ、4KHZ的基准信号,然后通过锁相环和可编程1/N分频器对其进行N倍倍频得到输出方波信号。电路设计过程中利用计算机辅助软件Protel DXP进行绘图与仿真,并对电路进行了测试、调试。整机电路能够正常工作并基本满足技术指标要求 关键词: 琐相式数字频率合成 基准信号发生 锁相环 可编程1/N分频器 目 录 第1章 绪论┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈1 1.1 发展现状┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈1 1.2 设计任务与技术指标要求┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈2 第2章 方案设计框图与比较┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 2.1 课题的方案设计┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 2.2 方案优劣结论┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 第3章 单元电路设计、元器件选择与计算┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 3.1时基信号发生器┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 3.2.锁相环电路┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 3.3可编程1/N分频器┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 3.4 理论数据┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 第4章 整机电路的工作原理┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 4.1整机电路图┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 4.2整机电路的工作原理分析┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 第5章 电路的调试与数据分析┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 5.1.调试仪器与使用┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 5.2.电路的调试步骤┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 5.3数据的误差分析方法┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 第6章 电路绘图与打印操作 ┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 6.1电路原理图的绘制与打印操作 ┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 6.2单面印刷电路板的绘制与打印操作┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 6.3仿真与波形图绘制与打印操作┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 结论与体会┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 1.课题的指标完成情况┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 2.总结与收获┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 参考文献┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 附录┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 1. 元器件列表┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 2. 整机电路原理图┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 3. 印刷电路板图┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 4. 仿真波形图┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈┈ 第1章 绪 论 1.1 发展方向与研究方向 数字锁相环频率合成器有振荡源,分频器和锁相环三部分组成,这种合成器既有频率输出稳定又有改换频率方便的优点,因而在现代通信中获得了广泛的应用。 1.2.设计任务与技术指标要求 1要求设计出数字锁相式频率合成器的完整电路。 2晶体振荡器部分要求用数字电路设计 (可以参考CD4060、74LS04等) 。 3要求1/M分频器分别产生,1KHZ 、2KHZ 、4KHZ 的方波信号,并且通过开关分别选择其中之一接入锁相环的相位比较器输入端作为fR。 4要求频率合成器输出的频率范围f0分别为(0000~9999)×1KHZ 、(0000~9999)×2KHZ 、(0000~9999)×4KHZ ,并且设计出相对应的电路设计过程中利用计算机辅助软件Protel 99SE进行绘图与仿真,并对电路进行了测试、调试。整机电路能够正常工作并基本满足技术指标要求1/N分频器(四位)。 5锁相环型号:选择LM4046 、或CD4046。石英晶体选择4.096MHZ或8.192MHZ等 , 其他集成电路及元器件根据设计要求自己选择。 6用Protel 99SE或Protel DXP画出锁相式数字频率合成器的原理方框图、电路图、仿真波形图(仿真1/N分频器和1/M分频器输出信号波形)、然后画出PCB图。 7计算当Fr =1KHZ、2KHZ 、4KHZ时1/M分频器应该是多少分频,锁相式数字频率合成器输出频率计

文档评论(0)

tt7090 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档