王海光数字电子技术基础 第3章 组合逻辑电路.ppt

王海光数字电子技术基础 第3章 组合逻辑电路.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
王海光数字电子技术基础 第3章 组合逻辑电路

* * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * 3.3.3 加法器的应用 【例3.3.8】应用四位二进制加法器实现两个四位数的加减运算。 解:根据加减运算规则可知,当控制信号CI=0时,进行两个4位数据A(A3A2A1A0)和B(B3B2B1B0)相加运算,直接把两数送到74LS283的两个加数输入端即可;当控制信号CI=1时,进行两个4位数据A(A3A2A1A0)-B(B3B2B1B0)的减法运算,此时应把B(B3B2B1B0)变成补码与A(A3A2A1A0)相加,同时再加1。需要将B(B3B2B1B0)每一位求反,加1则可以从最低位端CI加入。电路连接如图3.3.12所示。 图3.3.12 例3.3.8加减运算电路连接图 加法器除用来实现两个二进制数相加外,还可用来设计代码转换电路、二进制减法器和十进制加法器等。 3.4 组合逻辑电路的竞争冒险 在分析和设计组合逻辑电路时,重点讨论的是输出与输入的稳态关系,为了保证系统工作的可靠性,有必要研究逻辑电路从一个稳态转换到另一个稳态之间的过渡过程,即考虑门电路的延迟时间对电路产生的影响,实际上,从输入到输出的过程中,不同通路上门的级数不同,或者门电路平均延迟时间的差异,一般为几ns到几十ns,使信号从输人经不同通路传输到输出级的时间不同。另外信号的高低电平转换,从输入到稳定输出也需要一定的时间。因此就可能影响稳态瞬变时的电路性能。当所接负载对这种瞬变产生干扰信号十分敏感时,就必须采取一些办法来克服。本节主要介绍竞争冒险现象及其产生的原因和消除措施。 3.4.1 竞争冒险(Troubleshooting)的概念与成因 由于门电路时间延迟,多路信号传输路线不同以及信号高低电平瞬变转换过渡时间(上升和下降时间)差异等原因,组合逻辑的输出变化有先后顺序,当出现同一逻辑门的两个输入信号同时向相反的逻辑电平跳变,而变化的时间有差异的现象时,该现象称为竞争。类似运动员赛跑时到达终点的时间各不相同,处于竞争状态。如图3.4.1所示为与门和或门在考虑信号时间延迟时输出电压波形的比较,由波形可以发现,当A、B信号同时向相反逻辑电平跳变时,由于门电路的传输延迟时间不同,输出已不再是理想的稳态高或低电平,而是会出现(尖峰脉冲)毛刺。 图3.4.1 传输延迟时间影响下的与门和或门输出电压波形比较 3.4.1 竞争冒险(Troubleshooting)的概念与成因 如图3.4.2所示为逻辑电路的竞争,信号A有现两条传输路线,一条通过门G1直接到达G4,另一条通过门G2,G3才到达G4,所示变量A在这两条路线上存在竞争现象,而B、C仅有一条路线到达门G4,变量不存在竞争现象。 图3.4.2 逻辑电路的竞争 当然,组合逻辑电路中的集成门电路及其信号传输路线都存在一定的离散性,延时的大小与连线的长短和逻辑单元的数目有关,同时还受器件的制造工艺、工作电压、温度等条件的影响。信号的高低电平转换也需要一定的过渡时间。因此竞争的结果是随机的。 3.4.1 竞争冒险(Troubleshooting)的概念与成因 由于信号传输的竞争,可能会使逻辑电路产生错误输出,产生稳态下没有的尖峰脉冲(毛刺)现象称为竞争冒险。如图3.4.3所示为2线—4线译码器中的竞争-冒险现象,当AB信号是10和01时,经过G3门和G0门后,Y0和Y3的稳定输出都应在0状态,但是, 尖峰脉冲可以是正脉冲,也可以是负脉冲,但都是违背稳态下逻辑关系的噪声。在设计时,不可能知道信号传输路线和门电路传输时间的准确数值,也无法知道多路信号的高低电平瞬变转换过渡时间差异,因此有产生干扰脉冲的可能性,也即存在冒险可能。冒险是由变量的竞争引起的,有竞争不一定会产生冒险,但有冒险就一定存在竞争。不进行消除,可能导致错误动作。 若非门G4和G5的传输时间存在离散,信号A、B到达G3门的传输时间存在不同,当AB信号同时由10跳变为01时,信号A、B在变化中到达VIL(max) 的时刻不同,Y0和Y3的输出有尖峰脉冲出现。也即电路发生竞争冒险。 图3.4.3 2线—4线译码器中的竞争冒险现象 3.4.2 逻辑冒险现象的判断 根据竞争冒险成因分析可知,当同一逻辑门的两个输入信号同时向相反的逻辑电平跳变,而变化的时间有差异的现象时,出现竞争。因此通过分析逻辑函数表达式,如果在一定条件下,可以把组合电路输出端函数简化成: 或者 ,即某个变量同时以原变量和反变量两种形式出现在逻辑函数表达式中,可以判定存在竞争冒险。 三变量 (b) 四变量 图3.4.4 卡诺图法判断竞争冒险 3.4.2 逻辑冒

文档评论(0)

jiayou10 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档