网站大量收购闲置独家精品文档,联系QQ:2885784924

数字电子技术第2版课件作者_第6章节.ppt

数字电子技术第2版课件作者_第6章节.ppt

  1. 1、本文档共55页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
引言 半导体存储器是当今数字系统中不可缺少的组成部分,它用来 存储大量的二值信息,按照集成度划分,它属于大规模集成电路 (LSI);工程中一般将半导体存储器分为只读存储(ROM)和随机存 取存储器(RAM)两大类。 另一类功能特殊的LSI是可编程逻辑器件(PLD)。前面各章介绍的SSI,MSI标准器件性能好,价格低,但用它们构成一个大型的,复杂的数字系统,常常导致系统功耗高,占用内存大和可靠性差等问题。而PLD较好地解决了上述问题,并在工业控制和产品研发等方面得到了广泛应用,它的特点是用户可以通过编程使之具有不同的逻辑功能。故PLD芯片具有使用灵活,集成度高,工作速度快和系统可靠性高等优点。 本章首先讨论ROM,RAM,和主流PLD产品的结构,工作原理和使用方法,然后介绍复杂的可编程门阵列(FPGA)和在系统可编程(ISP)技术,最后简介ispPLD的开发技术。 6.3 只读存储器 6.3.2 掩模式只读存储器(固定ROM) 6.3.3可编程只读存储器(PROM) 6.3.4 可擦除可编程只读存储器(EPROM) 3.快闪式存储器 例6-5 用PAL芯片设计一个具有使能端的2线-4线二进制译码器 6.5.4复杂的可编程逻辑器件(CPLD) 2.CPLD的分区阵列结构 *6.5.5现场可编程门阵列(FPGA) ≥1 I1 I2 I3 I4    与逻辑阵列 或逻辑阵列 Y1 Y2 Y3 Y4 ≥1 ≥1 ≥1 图6-25 PAL的基本结构图 6.5.2 可编程逻辑(PAL) 解:设输出使能端为ST(低电平有效),译码器的输入为A1 A0,输出为Y3,Y2,Y1,Y0(低电平有效),则可列出2线-4线二进制译码器 的真值表,如表6-4所示。由表可得该译码器的4个输出逻辑表达式为 Y3=A1A0 Y2=A1A0 Y1=A1A0 Y0=A1A0 高阻态 1 1 1 0 1 1 0 1 1 0 1 1 0 1 1 1 1 ?  ? 0 0 0 0 0 1 0 1 0 0 1 1 Y3 Y2 Y1 Y0 ST A1 A0 表6-4 2线-4线二进制译码器的真值表 ST A0 A1 ST ST A0 A0 A1 A1 Y0 ≥1 Y1 ≥1 Y2 ≥1 Y3 ≥1 =1 2 3 4 5 6 7 8 15 16 23 24 39 40 47 48 =1 =1 =1 =1 19 18 17 16 15 1 图 6-27 PAL16L8的逻辑电路 6.5.3 通用阵列逻辑器件(GAL) PAL器件的发展为数字系统的逻辑设计带来了很大的灵活性,但它还存在着某些不足之处:一方面,它采用熔丝连接工艺,靠熔丝烧断达到编程目的,一旦编程便不能改写;另一方面,不同输出结构的PAL对应不同型号的PAL器件,不便于用户设计时使用。 通用阵列逻辑GAL是在PAL器件的基础上发展起来的新一代增强型器件,它直接继承了PAL器件的与-或阵列结构,利用输出逻辑宏单元OLMC结构来增强输出功能,同时采用电子标签和宏单元结构字等新技术和E2CMOS新工艺,使GAL器件具有可擦除、可重新编程和可重新配置其结构等功能。 用GAL器件设计数字逻辑系统,不仅灵活性大,而且能对GAL器件进行仿真,并能完全兼容。但GAL和PAL器件都需要通用或专用编程器进行编程。 随着集成电路工艺水平的不断发展,PLD的集成度越来 越高,集成规模已经从低密度的PAL和GAL器件发展到万 门以上的复杂的可编程逻辑器件CPLD。 目前世界上生产CPLD最著名的公司有美国的Altera,Xilinx等。 1.CPLD的基本结构 大多数CPLD至少包括3种结构:可

您可能关注的文档

文档评论(0)

带头大哥 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档