数字电子技术课件作者张伟林王翠兰模块五555时基电路与石英晶体多诣振荡器.ppt

数字电子技术课件作者张伟林王翠兰模块五555时基电路与石英晶体多诣振荡器.ppt

  1. 1、本文档共41页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
(二)555集成电路构成的占空比可调的多谐振荡器 图5-18 555集成电路构成的占空比可调的多谐振荡器 电路增加了两个二极管VD1和VD2,使电容器C的充电回路和放电回路分开。从图5-18中可以看出,C的充电回路是VCC→RA→VD1→C→地(放电管VT截止),C的放电回路是C→VD2→RB→VT→地(放电管VT导通)。输出波形与图5-17(b)近似,但波形宽度可调。 (三)石英晶体多谐振荡器 石英晶体具有如图5-19所示的阻抗频率特性,图中f0是石英晶体固有的串联谐振频率。可以看出,当外加频率f f0时,石英晶体呈现电容性;当外加频率f = f0时,电抗X?=?0,石英晶体呈现电阻性,此时信号最容易通过;当外加频率f略大于f0时,石英晶体呈现电感性;当外加频率f远大于f0时,石英晶体呈现电容性。 图5-19 石英晶体的阻抗特性 图5-20所示为由门电路和石英晶体构成的多谐振荡器,它由两个非门、一个电阻构成放大环节,石英晶体构成正反馈环节。 ? ? 图5-20 石英晶体振荡器一 石英晶体跨接在第2个门的输出端与第1个门的输入端之间,对于频率为f0的信号分量,晶体呈串联谐振状态,其等效阻抗很小且为纯阻性,因而形成正反馈,使电路起振。振荡频率完全取决于石英晶体固有的串联谐振频率f0,而与电路的参数无关。 图5-21 石英晶体振荡电路二 图5-21所示为石英晶体振荡器的另一种电路,其中CMOS反相器F1、石英晶体X、电阻器R、微调电容器C1和电容器C2构成振荡系统,它仅用一个非门F1,利用石英晶体的附加移相作用,产生正反馈并引起振荡。振荡系统的频率主要由石英晶体决定,C1可以进行频率微调。CMOS反相器F2对输出波形进行整形,并提高抗干扰能力和带负载能力。 石英晶体振荡器的频率较高,在实际应用时可利用T?触发器的二分频功能降低频率。在图5-22所示电路中,石英晶体X的振荡频率为32 768Hz。如要获得1Hz的秒脉冲信号,可经过多级分频。经过第一级T?触发器,频率降为32 768Hz/2?=?16 384Hz,经过第二级T?触发器,频率降为16 384Hz/2 = 8 192 Hz……经过15级T?触发器后输出为1 Hz秒脉冲信号。 图5-22 15级二分频电路 (一)仿真实验1 测试555集成电路构成的多谐振荡器 图5-23 555集成电路构成的多谐振荡器仿真测试电路 操作步骤如下。 (1)从混合元器件库中拖出555集成电路。 (2)从电源库中拖出直流电源VCC和接地,并将电源值设置为9V。 (3)从基本元器件库中拖出电阻器和电容器,并修改标称数值。 (4)从仪表栏中拖出双踪示波器,A通道接555集成电路的输出端3脚,观察输出矩形波脉冲信号;B通道接555集成电路的2脚和6脚,观察电容器的充放电波形。 (5)连接电路后按下仿真开关进行测试。 (6)双踪示波器显示波形如图5-24所示,可以看出输出波形为矩形波。 图5-24 555多谐振荡器输出波形图 * * 尚辅网 / 模块五 555时基电路与石英晶体多诣振荡器 项目一 定时器 项目二 施密特触发器 项目三 多诣振荡器 项目一 定时器 555时基电路是一种将模拟电路和数字电路巧妙地结合在一起的数模混合集成电路。它具有价格低、控制能力强、运用灵活等特点,只需外接若干电阻、电容等元器件,就能构成定时器、施密特触发器、多谐振荡器等电路,完成脉冲信号的产生、定时、整形等功能。555集成电路有TTL和CMOS两种类型。 在实际生产中,经常遇到时间控制问题,如电动机的延时启动和延时停止等,以555集成电路芯片为核心构成的时间继电器在电气控制设备中应用十分广泛。 (一)555集成电路的结构 555集成电路芯片多采用双列直插式封装,其逻辑符号和管脚排列如图5-1所示。 图5-1 555集成电路逻辑符号和管脚排列 2.555集成电路内部结构 555集成电路内部结构框图如图5-2所示,它由电阻分压器、比较器、RS触发器、放电电路和输出级单元电路组成。 图5-2 555集成电路内部结构框图 (二)555集成电路工作原理 表5-1 555时基电路功能表 0 导通 1 2/3 VCC 1/3 VCC 1 截止 1 2/3 VCC 1/3 VCC 1 截止 1 2/3 VCC 1/3 VCC 保持原态 保持原态 1 2/3 VCC 1/3 VCC 0 导通 0 × × 输出端 OUT 放电端 DIS 复位端 RST 高触发端 THR 低触发端 TRI (三)555构成延时接通时间控制器 所谓延时接通,是指电路通电后

您可能关注的文档

文档评论(0)

带头大哥 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档