电子技术基础课件作者庄丽娟主编第7章节时序逻辑电路.pptVIP

  • 5
  • 0
  • 约8.11千字
  • 约 48页
  • 2018-05-08 发布于广东
  • 举报

电子技术基础课件作者庄丽娟主编第7章节时序逻辑电路.ppt

第7章 时序逻辑电路 7.1 触发器 7.2 同步计数器 7.3?异步计数器 7.4 寄存器 7.5 基础实验 7.6 技能训练 本章小结 7.1触发器 触发器的基本概念; 触发器的基本特性: 1、有两个稳定状态,可分别用来表示二进制数码0和1; 2、在输入信号作用下,触发器的两个稳定状态可相互转换,输入信号消失后,已转换的稳定状态可长期保持下来。 7.1触发器 一、基本RS触发器 由两个与非门交叉连接而成的基本RS触发器 7.1触发器 与非门组成的基本RS触发器的特性表 特性方程 7.1触发器 特点 基本RS触发器电路简单,是构成各种功能触发器的基本单元。它可以组成数码寄存器存放二进制数码,可以用作防止波形抖动的开关。它的主要缺点是输入信号存在期间将直接控制着输出端的状态,而且R、S之间存在约束。 7.1触发器 二、同步RS触发器 对于基本RS触发器,只要或产生变化,就可能引起状态翻转,因此,基本RS触发器的抗干扰能力较差。另外,在数字系统中,为了协调各部分电路的工作,任何操作均应按预定的时间完成。因此产生由时钟控制接收R、S信号的时钟型RS触发器,也称同步RS触发器。 7.1触发器 电路组成:  同步RS触发器是由一个基本的RS触发器加两个控制门组成。 7.1触发器 工作原理  当CP=0时,G3、G4均被封锁,输出均为1。触发器状

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档