- 1、本文档共57页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《EDA技术》习题1 习 题
1-1 EDA技术与ASIC设计和FPGA开发有什么关系P3~4
EDA技术与ASIC设计和FPGA开发有什么关系利用EDA技术进行电子系统设计的最后目标是完成专用集成电路ASICFPGA和CPLD是实现这一途径的主流器件FPGA和CPLD的应用是EDA技术有机融合SoC(片上系统)和ASIC设计,以及对自动设计与自动实现最典型的诠释。FPGA和CPLDIC,或可编程ASIC。FPGA实现器件 1-2 与软件描述语言相比,VHDL有什么特点?编译器将软件程序翻译成基于某种特定CPU的机器代码,这种代码仅限于这种CPU而不能移植,并且机器代码不代表硬件结构,更不能改变CPU的硬件结构,只综合器VHDL程序转化目标是底VHDL设计程序功能描述的电路结构,不依赖于任何特定硬件环境;具有相对独立性。综合器在将VHDL(硬件描述语言)表达的电路功能转化成具体的电路结构网表过程中,具有明显的能动性和创造性,它不是机械的一一对应式的“翻译”,而是根据设计库、工艺库以及预先设置的各类约束条件,选择最优的方式完成电路结构的设计。
l-3 什么是综合?有哪些类型?综合在电子设计自动化中的地位是什么?什么是综合?有哪些类型?(1)从自然语言转换到VHDL语言算法表示,即自然语言综合。(2)从算法表示转换到寄存器传输级(RegisterTransport Level,RTL),即从行为(3)从RTL级表示转换到逻辑门(包括触发器)的表示,即逻辑综合。(4)从逻辑门表示转换到版图表示(ASIC设计),或转换到FPGA的配置网表文件,可称为版图综合或结构综合。综合在电子设计自动化中的地位是什么?综合器具有更复杂的工作环境,综合器在接受VHDLVHDL程序转化成电路实现的相关信息。
1-4 在EDA技术中,自顶向下的设计方法的重要意义是什么?在EDA技术应用中,顶向的设计方法,就是在整个设计流程中各设环节逐 1-5 IP在EDA技术的和发展中的意义是什么?IP核具有规范的接口协议良好的可移植与 1-6 叙述EDA的FPGA/CPLD设计流程,以及涉及的EDA工具及其在整个流程中的作用。 (P12~14)
答:1.设计输入(原理图HDL文本编辑)设计输入综合(如行为描述)转换成低级的,可与FPGA/CPLD的适配适配器的功能是将由综合器产生的网表文件配置于指定的目标JEDEC、JAM格式的文件。时序仿真时序仿真就是接近真实器件运行特性的仿真,仿真文件中已包含了器件硬与功能仿真功能仿真直接对VHDL、原理图描述或其他描述形式的逻辑功能进行测编程下编程下把适配后生成的载或配置文件,通过编程器或编程电缆向FPGA或CPLD下载,(Hardware Debugging)。硬件测试最后是将含有载入了设计的FPGA或CPLD的硬件系统进行统一测试,以便最终验是将含有载入了设计的FPGA的硬件系统进行统一测试,习 题
-1 OLMC(输出逻辑宏单元)有何功能?说明GAL是怎样实现可编程组合电路与时序电路的。OLMC有何功能?OLMC单元设有多种组态,可配置说明GAL是怎样实现可编程组合电路与时序电路的GAL(通用阵列逻辑器件是OLMC(逻辑宏单元)的编程和三种模式配置(寄存器模式复合模式简单模式组合电路与时序电路 2-2 什么是基于乘积项的可编程逻辑结构?什么是基于查找表的可编程逻辑结构?什么是基于乘积项的可编程逻辑结构?GAL、CPLD之类都是基于乘积项的可编程结构PAL(可编程阵列逻辑)器件构成。
什么是基于查找表的可编程逻辑结构?是基于查找表的可编程逻辑结构-3 FPGA系列器件中的AB有何作用?
答:FPGA(Cyclone/Cyclone II)系列器件主要由逻辑阵列块LAB、嵌入式存储器块、I/O单元、PLL等模块构成中AB(逻辑阵列块由一系列相邻的LE构成的FPGA可编程资源主要来自逻辑阵列块LAB 2-4 与传统的测试技术相比,边界扫描技术有何优点?
答:使用BST边界扫描规范测试不必使 2-5 解释编程与配置这两个概念。基于电可擦除存储单元的EEPROM或Flash技术。CPLD一股使用此技术进行CPLD被编程后改变了电可擦除存储单元中的信息,掉电后可保存。电可擦除编程工艺的优点是编程后信息不会因掉电而丢失,但编程次数基于SRAM查找表的编程单元。编程信息是保存在SRAM中的,SRAM在掉电后编程信息立即丢失,在下次上电后,还需要重新载入编程信息。FPGA采用该种工艺。该SRAM型FPGA来说,配置次数无限在加电时可随电可擦除 2-6 请参阅相关资料,并回答问题:按本章给出的归类方式,将基于乘积项的可编程逻辑结构的PLD器件归类为CPLD;将基找的编程逻辑
您可能关注的文档
- (基于MATLAB的信号波形与频谱分析).doc
- 《EDA技术及应用》课程设计 基于CPLD的乐曲自动演奏机的设计 完整版实验报告.doc
- [毕业论文]基于单片机的建筑蓄电池监控系统设计.doc
- 32位双重快速跳跃进位链六级流水线加法器Verilog的实现.doc
- 51单片机实现RS485.doc
- 30路电话(EBAA2805)E1复用-台式台式EM 磁石电话 (RS232异步同步)RS485通用【20120905更新】-中文.doc
- AVR GCC 基于NT7506初始化代码(IO驱动方式.doc
- AVR学习笔记基于AT90S8535.doc
- 2061224134-梁文君-基于STC89C52的智能锂电池充电器设计.doc
- AVR学习笔记七、基于DS18B20的温度测量实验.doc
文档评论(0)