- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于ZigBee和51内核射频无线传感器网络节点硬件设计
基于ZigBee和51内核射频无线传感器网络节点硬件设计 摘 要:ZigBee是一种基于IEEE802.15.4标准的个域网协议,是一种低成本、低功耗的近距离无线组网通信技术。文中介绍了一种基于ZigBee与51内核的高频无线传感器网络节点的硬件设计方法,并详细介绍了其各组成模块的设计原理。该设计以Chipcon公司的CC2430为基础,可应用于基于ZigBee协议的各种软硬件开发。
关键词:ZigBee;CC2430;无线传感器网络节点;51内核
中图分类号:TN925.93 文献标识码:A 文章编号:2095-1302(2013)07-0010-03
0 引 言
近年来,无线传感器网络技术得到了飞速发展,由于2.4GHz通信频段免费、开放等特性,各种基于该频段的通信协议,如Wi-Fi、蓝牙等技术已相当成熟,并得到了广泛应用。ZigBee是一种基于IEEE802.15.4标准的低功耗个域网协议,该协议基于2.4 GHz频段,是一种低成本、低功耗的近距离无线组网通信技术,近年来广泛应用于各种射频通信领域,如区域定位、视距数据传输、物联网标签、车用无线电子设备等。以Chipcon公司基于ZigBee协议的系列产品为代表的SOC(片上系统)也日趋成熟。因此,设计一个成本低廉、性能稳定、功能齐全的开发系统一直是相关研究的一个重要组成。本文将介绍一种基于ZigBee与51内核的射频无线传感器网络节点硬件设计。该设计围绕Chipcon公司的CC2430芯片,该芯片满足ZigBee协议的物理层要求,并集成了一个51内核的MCU,价格低廉,具备很好的开发潜力。设计采用了模块化设计方法,能够应用于各种基于ZigBee协议的软硬件开发。本文将详细介绍其各模块的设计方法与原理。
1 系统总体框架
该系统总体上分为两个部分:第一部分是控制器与射频模块部分;第二部分是外围扩展电路部分。具体的系统框架图如图1所示。
图1 系统总体框架图
2 控制器与射频模块设计方案
主控电路是整个系统的核心,它负责整个节点的全面调度与控制。考虑到设备运行维护的便利性、系统的集成性等特点,主控电路除具备数据的处理能力外,还能够存储一定量的数据。本设计采用了基于ZigBee技术的射频芯片CC2430为核心。该器件集成了51内核的MCU控制器与RF收发器,因此控制器模块与射频模块部分采用了整体设计模式。同时,片上还具备FLASH存储器,能方便地存储数据。该器件体积小,性能稳定,运算速度快,可扩展性能好,能较好满足本设计的各种需要。
2.1 CC2430 控制器电路配置
在本设计中,主控单元承担外围器件扩展与控制、A/D转换、数据传输等功能。CC2430属于高度集成的SOC系统,其I/O口设计紧凑,并具备复用功能,因此,在设计中需要尽量节约I/O口的使用,必要时可对其进行扩展。同时,设计还应具备在线下载与调试功能,以方便工程应用的需要。
2.1.1 I/O口配置
CC2430具有21个数字I/O口引脚,即P0、P1、P2。它们均是8位I/O口。每个口都可以单独设置为通用I/O或外部设备I/O。除了两个高输出口P1_0和P1_1之外,其余均用于输出。本设计相关I/O口通过插接件形式进行预留,以方便不同场合使用及扩展,具体如图2所示。
图2 CC2430扩展I/O口
2.1.2 调试接口
本设计CC2430具备在线调试与下载功能,可根据需要进行自由配置。图3所示是CC2430调试接口图,该接口通过调试接口引脚P2.2与P2.1组成,它们分别用作调试时钟与调试数据信号引脚。
图3 CC2430调试接口
2.2 时钟与复位
CC2430的晶振采用二级设计,一级是32 MHz,另一级是32.768 kHz。在CC2430整机工作模式下(PM0),这两种晶振需共同工作;而在PM1和PM2电源模式下(省电模式),只有32.768 kHz 晶振工作;在PM3模式下,两者全关。同时,在RBIAS1和RBIAS2(22、26引脚)引脚上须外接1%精密电阻,为32 MHz晶振提供精确偏置电流的具体电路如图4所示。
CC2430具备上电复位功能,也可采用手动复位。只需要将第10引脚RESETn强行拉至低电平,即可完成复位。
图4 时钟电路
2.3 CC2430射频模块
CC2430射频模块部分的设计如图5所示。在本设计中,CC2430除P2_3和P2_4引脚预留外接晶振外,P0_0至P2_2引脚全部引出作为接口。
RF输入输出采用高阻抗差分式,引脚分别为RF_n与RF_p。
本设计采用单极天线,为了获得最好的通信性能,应采用非平衡变压器,以达到阻抗
文档评论(0)