数电 第3章 组合逻辑电路.pptVIP

  • 6
  • 0
  • 约2.01万字
  • 约 91页
  • 2017-11-28 发布于湖北
  • 举报
数电 第3章 组合逻辑电路

SSI组合逻辑电路分析方法 公民身份号码是特征组合码,由十七位数字本体码和一位校验码组成。排列顺序从左至右依次为:六位数字地址码,八位数字出生日期码,三位数字顺序码和一位数字校验码。 选通的作用是因为这种性质的存储芯片多于两个,要从众多的芯片里选出一个来。 那就要选通信号从这几个芯片里选出一个来 集成编码器的输入输出端的数目都是一定的,利用编码器的输入使能端EI、输出使 能端EO和优先编码工作标志GS,可以扩展编码器的输入输出端。 /link?url=NarYQXijtb6TXGjeyDIHA1gvguVOBWwIkG7ZEB11BzOCQnmjNl3YS-ULe-16Sna-e-y_V7YWHXm7gFGV74VN94K3Nx5xbRrBTHgWHHO3CLu(编码器,译码器网址) ? 当片1有信号输入,EO‘=1(即EI’=1),片2处于禁止编码状态。设此时L12’=0(即片1的I4=0),则片1的输出为A2A1’A0’=011,且GS’=0。由于片1输出A2A1’A0’=011 ,所以总输出D’3D’2D’1D’0=0011。 0000~0111 当片1的输入端没有信号输入,即L8‘~L15’全为1时,GS’=1(即D’3=1),EO‘=0(即EI’=0),片2处于允许编码状态。设此时L5=0,则片2的输出为A2A1’A0’=010,由于片1输出A2A1’A0’= 111,所以总输出3D’2D’1D’0=1010。1000~1111? 功能表 计算机键盘输入用的是 8421BCD编码器 D4D3,分别是 00,01,10,11时,U1-U4分别选中 将5线-32线译码器的5根输入线ABCDE分成两组,低三位CDE接至每个138的输入端,高两位AB用来产生片选信号,AB的组合状态共4个,每个状态的输出接至138的对应控制端即可。 片选信号产生方法很多。最简单的就是将AB接到2:4译码器(74LS139)输入端,四个输出接到四个138的控制端即可,每个138剩余的两个控制端直接接相应电平。 (2)超前进位加法器 基本原理:加到第i位 的进位输入信号是 第i位以前各位(0~i-1) 的函数,可在相加前 由A,B两数确定。 优点:快,每一位的和 及最后的进位基本同 时产生。 缺点:电路复杂。 3.4.2 用数据选择器设计组合逻辑电路 数据选择器可实现变量数不超过n+1任何组合逻辑函数。 由于: 方法: (1)确定输入/出变量,列真值表。 (2)选择数据选择器: 地址n=输入变量数-1。 (3)写逻辑表达式。 (4)求数选器输入信号表达式。 (5)画逻辑图 数选器 【例3-13】 用数据选择器设计一位全减器。 输 入 输 出 A B C 0 0 0 0 0 0 0 1 1 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 (1)表达式对照法 输入变量为3个,可用有2位地址码的四选一数选器74HC153。 分配:A S1, B S0 全减器输出表达式: 数据选器输出表达式: 令:Y=Y1 , 对照它们的表达式: 则有: 令:Y=Y2,对照表达式: 则有: (2)真值表法。 A S1, B S0。 将全减器真值表、数选器功能表画在一起。 输 入 全减器 输出 数据选择器 输出 A(S1) B(S0) C Y 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 令:Y=Y1 则: 则: 令:Y=Y2 于等 于等 于等 于等 于等 =C =1 =0 =C 【例3-13】 用数据选择器设计全减器。 输 入 输 出 A B C Y1 Y2 0 0 0 0 0 0 0 1 1 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 (1)公式法 因输入变量为3个,可选择2位地址码数据选择器74HC153。 A S1, B S0。 数据选择器逻辑表达式: 令:1Y=Y1 则: 1I

文档评论(0)

1亿VIP精品文档

相关文档