- 1、本文档共45页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第8章 集成触发器
第8章 集成触发器 本章大纲 8.1 基本RS触发器 8.2 同步RS触发器 8.3 主从JK触发器 8.4 边沿D触发器 8.5 触发器的应用 8.6 实验 集成触发器逻辑功能测试 8.7 本章小结 8.8 习题 2.工作原理 下面分四种情况分析当基本RS触发器的输入端发生变化时,输出端的状态变化情况。应特别注意其输出端状态的改变还与过去的状态有关。 (1)R=S=1 若触发器原状态为0,即Q=0、 =1,则Q的0状态反馈到门G2输入端,使其输出保持为1; 的1状态反馈到门G1输入端,使其输出保持为0。 若触发器原状态为1,即Q=1、 =0,则Q的1状态反馈到门G2输入端,使其输出保持为0; 的0状态反馈到门G1输入端,使其输出保持为1。 综上分析可见,无论原状态如何,只要输入端信号为R=S=1,触发器就保持原状态不变,此时称触发器为记忆态。1位触发器可记忆1位二进制数 。 (2)S=1,R=0 输入R加负脉冲可使R=0,无论 的原态如何都使 =1。 的1状态反馈到门G1输入端,使Q=0;Q的0状态反馈到门G2输入端,使 =1;当R上负脉冲消失,有R=S=1,由(1)的分析可知,触发器保持Q=0状态不变。 可见,当S接高电平、在R端加负脉冲时,可使触发器置0并保持。 (3)S=0,R=1 分析与(2)类似,可以得到结论:当R接高电平,在S端加负脉冲时,可使触发器置1并保持。 (4)R=S=0 当R端和S端同时加负脉冲时,无论触发器原始状态如何,都使Q= =1,这违反了Q与 状态相反的逻辑关系。当负脉冲消失时,两个与非门的输入全部为1,则逻辑上输出应都为0。但由于门G1和G2传输延迟时间会有差异。如有一个门先变为0,则另一个门就不会再变为0了。所以,当R端和S端的负脉冲同时消失时,触发器的状态是不能确定的,应禁止这种状态出现。 综上所述,基本RS触发器具有如下逻辑功能: 保持功能(R=1、S=1); 置0功能(R=0、S=1); 置1功能(R=1、S=0)。 需要注意的是,由与非门组成的基本RS触发器输入低电平有效,并且不允许在两个输入端同时加负脉冲。 3.基本RS触发器的特点 (1)有两个互补的输出端,有两个稳定的状态; (2)有复位(Q=0)、置位(Q=1)、保持原状态三种功能; (3)R为复位输入端,S为置位输入端,可以是低电平有效,也可以是高电平有效,取决于触发器的结构; (4)由于反馈线的存在,无论是复位还是置位,有效信号只需要作用很短的一段时间,即“一触即发”。 8.1.2 触发器的功能描述方法 描述触发器的逻辑功能,有四种方法:状态真值表、特性方程、状态转换图和波形图。 1.状态真值表 描述在输入信号的作用下,触发器的次态Qn+1及现态Qn与输入信号之间关系的表格称为状态真值表。 现态Qn表示当前的输入信号作用下的输出状态。次态Qn+1表示触发器新的状态,不仅与当前的输入信号有关,而且还与触发器原来的状态Qn有关。 应注意触发器的真值表与组合逻辑电路的真值表的不同。状态真值表中Qn实际上是作为输入信号,与触发器输入端信号一起,决定Qn+1的状态。基本RS触发器的状态真值表见表8-1 。 3.状态转换图 状态转换图表示触发器从一个状态变化到另一个状态或保持原状态不变时,对输入信号的要求。基本RS触发器的状态转换图如图8-2所示,其中×符号表示该信号可以是1也可以是0。 4.波形图 波形图也叫时序图,触发器的功能也可以用输入输出波形图直观地表示出来。设基本RS触发器初始状态为0,输入R、S的波形图,由其逻辑功能,可画出输出Q、 的波形图如图8-3所示。图中虚线所示为考虑门电路的延迟时间的情况。 8.2 同步RS触发器 在实际应用中,数字系统往往会含有多个触发器,为了使系统协调工作,就希望对触发器进行一定的控制,使其按一定的节拍翻转。为此,人们给触发器加上一个时钟控制端CP,只有在CP端上出现时钟脉冲时,触发器的状态才能变化。具有时钟脉冲控制的触发器状态的改变与时钟脉冲同步,所以称为同步触发器。 1.电路结构 2.逻辑功能 当CP=0时,控制门G3、G4关闭,都输出1。这时,不管R端和S端的信号如何变化,触发器的状态保持不变。 当CP=1时,G3、G4打开,R
您可能关注的文档
最近下载
- 矽力杰产品规格书SY5055.pdf VIP
- 道闸项目报价清单.xlsx VIP
- 贵州省预防接种技能竞赛理论考试题库资料(含答案).pdf VIP
- AASHTO-LRFD-SI-2007(4)桥梁手册第四章中文版.doc VIP
- AASHTO LRFD Bridge Design Specifications(AASHTO LRFD桥梁设计规范).docx VIP
- 迅达常用备件识别号查询手册_Ae5.pdf VIP
- 数学学科业务工作报告.pdf VIP
- 2023年春学期人教版初中物理九年级下册教学进度表.docx VIP
- 基于AASHTO沥青混凝土路面设计方法的应用与研究.doc VIP
- 小班科学方方和圆圆教案反思.docx VIP
文档评论(0)