网站大量收购独家精品文档,联系QQ:2885784924

接口第4章DMA技术.ppt

  1. 1、本文档共55页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
接口第4章DMA技术

第4章 DMA技术 数据传送的控制方式 程序控制方式和中断方式都需要CPU作为中介: 外设 CPU 内存 两个含义: 1)软件:外设与内存之间的数据传送是通过CPU执行程序来完成的 2)硬件:I/O接口和存储器的读写控制信号、地址信号都是由CPU发出的(总线由CPU控制)。 缺点:程序的执行速度限定了传送的最大速度—解决:DMA传输 数据传送的控制方式 DMA传输: 外设 内存 外设直接与存储器进行数据交换 ,CPU不再担当数据传输的中介者; 总线由DMA控制器(DMAC)进行控制(CPU要放弃总线控制权),内存/外设的地址和读写控制信号均由DMAC提供。 优点:数据传输由DMA硬件来控制,数据直接在内存和外设之间交换,可以达到很高的传输速率 4.1.1 DMA的概念 DMA是“直接存储器访问”(Direct Memory Access)的英文首字母缩写。 DMAC占用总线控制权的方法 (1)使CPU与系统总线处于高阻状态的方式 此种方式又称停机方式,在这种方式下,当DMAC要进行DMA传送时,DMAC向CPU发出DMA请求信号,迫使CPU在现行的总线周期(机器周期)结束后,使其地址总线、数据总线和部分控制总线处于高阻态,从而让出对总线的控制权,并给出DMA响应信号。DMAC接到该响应信号后,就可以控制总线,进行数据传送的控制工作,直到DMA操作完成,CPU再恢复对总线的控制权,继续执行被中断的程序。这种方式比较简单,只需要一对联络信号作为请求占用总线和对请求的响应,而不需要附加的逻辑电路。 (2)暂停CPU的时钟脉冲方式 CPU的正常操作得以进行是靠系统的时钟脉冲来定时推动的。因此,在进入DMA操作时,把CPU的时钟暂停,就能达到停止CPU操作的目的。此时CPU的地址总线输出为高电平,控制信号输出为高阻状态,数据总线也成为高阻状态。 (3)利用CPU不访问总线的间隔方式 利用CPU不访问总线的间隔方式又称为周期挪用方式 。为充分利用CPU资源,可采用只当CPU不使用总线时,才进行DMA传送。这种DMA操作仅是在CPU执行内部操作时,如指令译码或CPU内部进行算术运算或逻辑运算时,CPU不使用总线,这时DMA接管总线。此方法不减慢CPU的操作,但需复杂的时序电路,而且数据传送也是不连续和不规则的。 4.1.2 DMAC的功能和主要的硬件支持 采用DMA传送数据的方式是在没有CPU的干预下进行的,即DMAC应该具有独立的对存储器和I/O端口存取数据的能力。 1、地址寄存器 2、字节计数器 3、控制、状态寄存器 4、总线控制逻辑 5、附加功能的硬件支持 4.1.3 DMA的操作步骤 1、DMAC的初始化 由CPU执行I/O指令对DMAC进行初始化与启动 2、DMA数据传送 由DMAC控制总线进行数传。        进入条件:· 外设数据准备好,发DMA请求    · CPU当前机器周期结束,响应DMA DMAC从CPU接管总线的控制权,完成:   · 对内存寻址,决定数据传送的内存单元地址;   · 对数据传送字进行计数;   · 执行数据传送的操作。 3、DMA传送结束 传送结束,利用字节计数器为0的信号,由DMAC发出信号是CPU中用作总线请求的 引线端被禁止,从而结束DMA控制。 DMA传送原理示意图 DMA控制器在系统中的两种工作状态 4.2 可编程DMA控制器8237A 1、 8237A的主要特性 ① 具有4个独立的DMA通道,每个通道都可独立地进行初始化。 ② 每个通道的DMA请求都可以被允许或禁止。 ③ 每个通道的DMA有不同的优先级,既可以是固定优先级,也可以是循环优先级。 ④ 每个通道进行一次传送的最大字节数为64K。 ⑤ 提供4种传送方式:单字节传送方式、数据块传送方式、请求传送方式和级联传送方式。 ⑥多个8237A芯片可以级连,扩展通道数 2、 8237A的内部结构 1)控制逻辑单元 定时及控制逻辑单元 命令控制单元 优先权控制逻辑 2)缓冲器 3)内部寄存器 8237A 的内部寄存器 1. 请求与响应信号 DREQ0~DREQ3:DMA通道请求。当外设需要请求DMA服务时,将DREQ信号置成有效电平,并要保持到产生响应信号。 HRQ:总线请求。8237A输出有效的HRQ高电平,向CPU申请使用系统总线。 HLDA:总线响应。8237A接受来自CPU的响应信号HLDA,取得了总线的控制权。 DACK0~DACK3:DMA通道响应。8237A使请求服务的通道产生相应的DMA响应信号。 2. DMA传送控制信号 A0~A7:地址线。输出低8位存储器地址。 DB0~DB7:数据线

文档评论(0)

wyjy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档