- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第3章 组合逻辑门电路
* * * * * * * * * * * * * * 由于8421 BCD码不会出现1010~1111这六种状态, 因此把它视为无关项。 * * * * * * * * * * * 由于传输门延迟,使门的输出出现正尖峰脉冲,电路不满足正常的逻辑关系,称为“1”型冒险。综上所述:这种短暂的毛刺信号仅仅是在输入信号发生变化的瞬间,而在稳态下是不会发生的。 * 由于传输门延迟,使门的输出出现正尖峰脉冲,电路不满足正常的逻辑关系,称为“1”型冒险。综上所述:这种短暂的毛刺信号仅仅是在输入信号发生变化的瞬间,而在稳态下是不会发生的。 * 由于传输门延迟,使门的输出出现正尖峰脉冲,电路不满足正常的逻辑关系,称为“1”型冒险。综上所述:这种短暂的毛刺信号仅仅是在输入信号发生变化的瞬间,而在稳态下是不会发生的。 * * * * * * * * * * §3.5 组合逻辑电路的的竞争和冒险 三、消除冒险 【例】采用修改逻辑设计的办法,消除函数 存在的险象。 1 1 1 1 1 1 1 1 00 01 11 10 00 01 11 10 CD AB §3.5 组合逻辑电路的的竞争和冒险 三、消除冒险 【例】采用修改逻辑设计的办法,消除函数 存在的险象。 解:在原卡诺图中相切的两个卡诺圈相切处,增加一个冗余的卡诺圈(虚线框),将相切处的两个1圈起来。 此时, 。 当A=0、B=1、 C=1时, , 从而消除了偏1型险象。 §3.5 组合逻辑电路的的竞争和冒险 三、消除冒险 1 1 1 1 1 1 1 1 00 01 11 10 00 01 11 10 CD AB A BC §3.1 逻辑门电路 §3.2 逻辑函数的实现 §3.3 组合逻辑电路的分析 §3.4 组合逻辑电路的设计 §3.5 组合逻辑电路的的竞争和冒险 §3.6 本章知识回顾 章节内容安排 §3.6 本章知识回顾 1 逻辑门电路 2 逻辑函数的实现 3 组合逻辑电路的分析 4 组合逻辑电路的设计 5 组合逻辑电路的的竞争和冒险 * 典型的组合逻辑电路有表决器电路、交通灯监测电路 * 红色对于软件工程方面的同学来说是重点学习的内容。 * * * 让学生自己尝试分析 * * * F2表示多数的情况,F1表示少数的情况,此外,结合F1和F2,此电路还可以明确全票否决和全票通过。可以看到,这是我们前面两道例子的结合,是一个更好的表决电路 * F2表示多数的情况,F1表示少数的情况,此外,结合F1和F2,此电路还可以明确全票否决和全票通过。可以看到,这是我们前面两道例子的结合,是一个更好的表决电路 * * * * 对8421码和十进制之间的转换加以说明,有些同学还问我,他们还没有搞清楚8421和十进制之间的关系。以第一章课后习题为例 * 由于要求用或非门和与或非门实现, 因此应在卡诺图上圈“0”,求出最简或与式后,先通过摩根定律将其变换为“或非-或非”式和“与或非”式,然后就可以用相应的逻辑门实现。 画出卡诺图后,圈0和圈1都可以表示逻辑函数,区别只是一个是最小项表示法(与或式),一个是最大项表示法(或与式)。 * * * * * * * * * * * * §3.4 组合逻辑电路的设计 二、多输出组合逻辑电路的设计 ③画逻辑图如图所示。 图(b) 用与非门等构成的全加器 =1 B i A i =1 C i- 1 A i B i S i =A i C i- 1 C i C i =C i- 1 ( A i B i )+ A i B i B i ≥1 §3.4 组合逻辑电路的设计 二、多输出组合逻辑电路的设计 图 全加器逻辑符号 (b) 国标符号; (c) 惯用符号 -1 -1 §3.4 组合逻辑电路的设计 二、多输出组合逻辑电路的设计 【例3】用门电路设计一个将8421BCD码转换为余3码的变换电路。 解: ① 分析题意,列真值表。 该电路输入为8421 BCD码,输出为余3码,因此它是一个四输入、四输出的码制变换电路。 码制 变换 电路 A B D C E 3 E 2 E 1 E 0 ( a ) §3.4 组合逻辑电路的设计 二、多输出组合逻辑电路的设计 8421转余3码真值表 §3.4 组合逻辑电路的设计 二、多输出组合逻辑电路的设计 ② 选择器件,写出输出函数表达式。 题目没有具体指定用哪一种门电路,因此可以从门电路的数量、种类、速度等方面综合折衷考虑,选择最佳方案。该电路的化简过程卡诺图所示,首先得出最简与或式,然后进行函数式变换。 1 ≥1 1 =1 =1 E 3 E 2 E 1 E
您可能关注的文档
最近下载
- 第十四讲新中国与中华民族的新纪元(1949—2012)-中华民族共同体概论专家大讲堂课件.pptx VIP
- 中等职业技术学校《汽车电工电子技术》课程标准.docx VIP
- 2025年一建一级建造师项目管理考点重点知识总结高分笔记.pdf VIP
- 国际文化产业城总体策划及概念规划方案.ppt VIP
- CATIA高级应用 建立标准件库.pdf VIP
- PW6513-2.2数据手册下载.pdf VIP
- 河北省新时代NT教育2024-2025学年高三入学摸底测试 英语试(无答案).docx VIP
- 小儿甲基丙二酸血症护理业务学习.pptx VIP
- 第十三讲先锋队与中华民族独立解放(1919—1949)-中华民族共同体概论专家大讲堂课件.pdf VIP
- (正式版)-B 5768.2-2022 道路交通标志和标线 第2部分:道路交通标志.docx VIP
文档评论(0)