- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
复习大纲(校本)
②译码器 把代码状态的特定含义翻译出来的过程称为译码,实现译码操作的电路称为译码器。 译 码 器 n位二进制码 N个译码出的信息N≤ 2n 二进制译码器:74LS138(3/8译码器) 二-十进制译码器:4/10线 显示译码器:驱动显示器件如数码管 共阴、共阳? 应用:实现逻辑函数、作数据分配器 ③数据选择器 按要求从多路输入中选择一路输出。 D0 D1 D2 D2n-1 Y n位通道选择信号 数据选择器 例如74HC151 D7 Y Y E 74HC151 D6 D5 D4 D3 D2 D1 D0 S2 S1 S0 用数据选择器实现组合逻辑函数 实现并行数据到串行数据的转换 ④比较器 ⑤算术运算电路:加法器 超前进位加法器 P192 习题4.1.1 4.2.3 习题4.4.1 4.4.6 4.4.19 4.4.20 4.4.21 4.4.25 4.4.31 三、时序逻辑电路 1、锁存器和触发器 触发方式、逻辑功能 触发方式: 电平触发:对脉冲电平敏感(锁存器) 脉冲触发:对脉冲边沿敏感(触发器) 逻辑功能: SR:Qn+1=S+RQn,其约束条件为:SR=0 JK: Qn+1=JQn+KQn D: Qn+1=D T: Qn+1=TQn+TQn T': Qn+1=Qn 锁存器和触发器的逻辑功能可以用特性方程、特性表(真值表)、激励表(驱动表)、状态图和时序图等方式来描述。其逻辑功能可以相互转换。 置0、置1和保持 置0、置1、保持、翻转 置0、置1 P238 习题5.2.4 5.4.1 5.4.5 5.4.6 5.4.8 5.4.9 ① 时序电路逻辑功能的表示方法 时序电路的逻辑功能可用逻辑表达式、状态表、卡诺图、状态图、时序图和逻辑图6种方式表示,这些表示方法在本质上是相同的,可以互相转换。 1)逻辑方程组: 特性方程:描述触发器逻辑功能的逻辑表达式。 激励方程:(驱动方程)触发器输入信号的逻辑表达式。 时钟方程:控制时钟CP的逻辑表达式。 状态方程:(次态方程)次态输出的逻辑表达式。 激励方程代入特性方程得状态方程。 输出方程:输出变量的逻辑表达式。 2、时序电路的分析和设计方法 2)状态(真值)表: 表明输出Y、次态Qn+1与输入X、现态Qn逻辑关系的表格。 3)状态图: 4)时序(波形)图 表明状态转换规律及相应输入、输出取值关系的图形。 ② 时序电路逻辑功能的分类 同步时序电路中,各个触发器的时钟脉冲相同,即电路中有一个统一的时钟脉冲,每来一个时钟脉冲,电路的状态只改变一次。 异步时序电路中,各个触发器的时钟脉冲不同,即电路中没有统一的时钟脉冲来控制电路状态的变化,电路状态改变时,电路中要更新状态的触发器的翻转有先有后,是异步进行的。在分析时必须注意,触发器只有在其CP端的信号有效时,状态才可能改变,否则状态保持不变,因此必须确定各CP端是否有触发信号作用。 ③ 时序电路逻辑电路的分析方法 电路图 特性方程、时钟方程、驱动方程、输出方程。 状态方程 状态图 判断电路逻辑功能 1 2 3 5 4 状态表或 时序图 ④时序电路逻辑电路的设计方法 设计要求 原始状态图 最简状态图 画电路图 检查电路能否自启动 1 2 4 6 列状态真值表、选触发器,求时钟、输出、状态、驱动方程 5 状态分配 3 化简 存在无效状态时 寄存器 在数字电路中,用来存放二进制数据或代码的电路称为寄存器。 寄存器是由具有存储功能的触发器组合起来构成的。一个触发器可以存储1位二进制代码,存放n位二进制代码的寄存器,需用n个触发器来构成。 按照功能的不同,可将寄存器分为基本寄存器和移位寄存器两大类。基本寄存器只能并行送入数据,需要时也只能并行输出。移位寄存器中的数据可以在移位脉冲作用下依次逐位右移或左移,数据既可以并行输入、并行输出,也可以串行输入、串行输出,还可以并行输入、串行输出,串行输入、并行输出,十分灵活,用途也很广。 3、常用时序逻辑功能器件 计数器 在数字电路中,能够记忆输入脉冲个数的电路称为计数器。 二进制计数器、非二进制计数器 加法计数器、减法计数器、可逆计数器 同步计数器、异步计数器 按CP脉冲输入方式: 按计数规律: 按计数的进制: 集成计数器 1.集成计数器:74161、74390 2.集成计数器构成N进制计数器 CP脉冲引入方式:同步、异步 计数模式: 清零方式:异步、同步 预置数方式:异步、同步 P319 习题6.1.3 6.1.4 6.1.5 6.2.4 6.3.2 6.3.
文档评论(0)