2 第1章 数字系统硬件设计概述.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2 第1章 数字系统硬件设计概述

1.2 传统的系统硬件设计方法 主要特征(主要针对分立器件): 1)采用自下至上(Bottom up)的设计方法; 2)采用通用的逻辑元器件; 3)在系统硬件设计的后期进行仿真; 4)主要设计文件是电原理图 1)传统的自下至上设计方法流程 二、利用硬件描述语言的硬件电路设计方法 主要特点: 1)采用自上至下(Top Down)的设计方法 2)系统中可大量采用ASIC芯片 3)采用系统早期仿真 4)降低了硬件电路设计难度 5)主要设计文件是用HDL语言编写的源程序 第一层:行为描述 第二层:RTL描述 第三层:逻辑综合 第一层: 行为描述 行为描述是对整个系统的数学模型的描述。对系统的行为描述的目的是在系统设计的初始阶段,通过对系统行为描述的仿真来发现设计中存在的问题。在该阶段,并不真正考虑系统的实际操作和算法的实现方法,而考虑更多的是系统的结构和工作过程能否达到系统设计规格书的要求。 适合于设计的初级阶段作总体的描述和验证。 第二层: RTL方式描述 RTL: Register Transfer Level RTL描述即寄存器传输级描述(数据流描述) RTL描述抽象程度比行为描述低,更适合进行逻辑综合。 第三层:逻辑综合 在该阶段利用逻辑综合工具,将RTL方式描述的程序转换成用基本逻辑元件表示的文件(门级网络表)。 2)系统中可大量采用ASIC芯片 设计硬件电路时,无需受只能使用通用元器件的限制,而可以根据需要,设计自用的ASIC芯片或PLD。 优点:系统设计更趋合理,体积缩小 3)采用系统早期仿真 在系统设计过程中要进行3级仿真: ①行为级仿真(系统数学模型仿真) ②RTL级仿真(系统数据流仿真) ③门级仿真(系统门电路电原理仿真) 优点:可以在系统设计早期发现设计中存在的问题。 4)降低了硬件电路设计的难度 传统硬件电路设计方法:需要写出电路的逻辑表达式或真值表或时序电路的状态表; HDL硬件电路设计方法:无需编写逻辑表达式或真值表;使电路设计的难度有了大幅度的下降,从而也缩短了硬件电路的设计周期。 5)主要的设计文件是HDL语言编写的源程序 HDL语言源程序作为归档文件的优点: 1)资料量小,便于保存; 2)可继承性好; 3)阅读方便; * 第一章 数字系统硬件设计概述 1.1 数字系统的定义 1.2 传统的系统硬件设计方法 1.3 HDL程序设计的特点 用于对数字信息进行采集、存储、传输和处理,并含有控制单元的电子装置称之为数字系统。 它可以由小规模、中规模、大规模和超大规模集成电路实现。既可以是由组合电路和时序电路构成的逻辑电路,也可以是一个大系统中的某个子系统,甚至还可以是一个能完成一系列复杂操作的计算机系统、智能控制系统和数据采集系统等。 1.1 数字系统的定义 依据数字系统的定义可以将整个系统分为数据处理器和控制器两个子系统。 数据处理器 控制器 时钟信号 控制信号 条件信号 外部控制信号 数据输入 数据输出 数字系统设计 硬件设计 软件设计 选择具体元器件 逻辑电路设计 独立功能模块设计 系统设计 系统分析 功能划分 功能模块连接及调试 2)采用通用的逻辑元器件 设计根据系统的具体要求(成本、性能等),选择市场能买得到的逻辑元器件来构成所要求的逻辑电路,从而完成系统的硬件设计。 3)在系统硬件设计的后期进行仿真和调试 由于进行仿真和调试的仪器一般为系统仿真器、逻辑分析仪和示波器等,仿真和调试在系统硬件设计完成以后进行。 缺点:系统设计的问题只有在后期才能发现。 4)主要的设计文件是电原理图 系统设计并调试完毕后,所形成的设计文件主要是电原理图文件。 缺点:对于大的系统,电原理图数量大,不方便归档、阅读、修改和使用。 自上至下的设计方法,是从系统的整体要求出发,自上至下逐步将设计内容细化,最后完成系统硬件的整体设计。 在利用HDL的硬件设计方法中,设计者将自上至下设计方法分成3个层次对系统硬件进行设计。 1)采用自上至下(Top Down)的设计方法 规格设计 行为级描述 行为级仿真 RTL级描述 RTL级仿真 逻辑综合、优化 门级仿真、定时检查 输出门级网表 自上至下设计系统硬件的流程 由逻辑综合工具完成门级网表后,可以做2种选择: 1)由自动布线程序将网表转换成相应的ASIC芯片的制造工艺,做出ASIC芯片; 2)将网表转换成FPGA的编程文件,利用FPGA完成硬件电路设计。 ASIC电路 通用元器件 系统构成 在设计的早期进行

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档