百科融创EDA-IV实验指导书.docVIP

  1. 1、本文档共110页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
目 录 目 录 1 第一部分 EDA(CPLD/FPGA)技术概述 2 第部分 16 第部分:基础实验 32 【实验01】 组合电路 32 【实验0】 37 【实验03】 七人表决器 40 【实验0】 41 【实验0】 43 【实验0】 45 【实验0】 46 【实验0】 设计基本触发器 47 【实验0】 49 【实验】 设计74LS169计数器功能模块 52 【实验1】 步长可变的加减计数器 54 【实验】 计数器及时序电路 55 【实验】 60 【实验】 可控脉冲发生器 64 【实验】 正负脉宽数控调制信号发生器 66 【实验】 四位并行流水乘法器 67 第部分:实验 69 【实验01】 69 【实验0】 72 【实验03】 数字时钟设计实验 74 【实验04】 秒表设计实验 77 【实验05】 VGA显示接口设计实验(VGA彩条信号发生器) 80 【实验06】 PS/2键盘接口设计实验 83 【实验07】 16×16点阵汉字显示设计实验 86 【实验08】 液晶显示与应用设计实验 89 【实验09】 串行AD数据采集与显示设计实验 91 【实验10】 数字电压表设计实验(并行AD数据采集与显示) 93 【实验11】 简易函数信号发生器设计实验(并行DA转换) 96 【实验12】 波形发生与扫频信号发生器设计实验(串行DA) 98 【实验13】 硬件电子琴电路设计实验 101 【实验14】 乐曲自动演奏与硬件电子琴设计实验 104 附录 I —— 核心板硬件资源连接 106 第一部分 EDA(CPLD/FPGA)技术概述 第部分 实验开发系统简介 一、实验系统概述:二、实验系统硬件组成及资源介绍:一)、为了方便用户使用,用核心板与主机分离的设计方法,用户可以根据自己的需要更换不同类型的核心板,来配合自己的实验和开发活动。 使用的一款基于核心板,该核心板外观见图1.。各模块详细说明如下: 第部分 图3.1.1 安装QuartusII软件 这里我们直接点击Next如图3.1.2所示; 图3.1.2点击next 由上到下三行依次是工程的保存目录、工程的名字、工程的实体名,其中工程的保存目录必须在非中文路径下,且没有非法字符,这里我们直接在E盘建立一个名为notgate的文件夹,并在第一行选中它,工程的名字可以和工程的实体名一样也可以以不一样,这里为保持一致性,都设置为一样为notgate,如图3.1.3所示。 图3.1.3 保存工程 这里是添加事先已经设计好的设计文件,我们这里没有,直接点击Next,如图3.1.4所示。 图3.1.4 添加文件 接下来我们选择芯片,我们实验箱核心板用的是EP4CE6E22C8N,这里上面的四个选项是选择芯片的特征,左边是芯片的的种类,我们选择Cyclone IV E,右边三项依次是封装、引脚数、速度等级,我们分别选TQFP、144、8,这样在下面就会列出符合条件的芯片型号,我们选择第一项EP4CE6E22C8,点击Next,如图3.1.5所示。 图3.1.5 选择芯片 下面是EDA第三方工具的设置,包括综合工具、仿真工具和时序分析工具,这里我们选择默认,直接点击Next,如图3.1.6所示。 图3.1.6 设置第三方工具 这里列出刚刚新建的工程的一些基本信息,包括工程目录、工程名称、顶层设计名称、FPGA芯片系列及型号等信息,如果在这个对话框发现之前的设置有错,可点击Back返还重新进行设置,这里我们点击Finish完成工程的建立,如3.1.7所示。 图3.1.7 完成设置 这时在左边的工程栏会出现我们新建的工程名,说明我们的工程建立成功如图3.1.8所示。 图3.1.8 完成新建工程 3.2设计文件的新建 QuartusII软件支持的设计文件包括:VHDL文件、Verilog HDL文件、AHDL文件、Block Diagram/Schematic文件等,这节我们介绍基于Block Diagram/Schematic原理图文件的设计,选择File→New菜单项,在弹出的对话框中选择Block Diagram/Schematic File选项,点击OK新建一个原理图文件如图3.2.1所示。 图3.2.2 新建原理图文件 新建原理图后的软件界面如图3.2.3所示。 图3.2.3 新建原理图界面 在原理图任意位置双击,会弹出元件库的对话框,我们可以在Libraries选项框中直接找我们需要的元件,也可在下面的Name选项框中直接输入我们要找的元件的名字(经常操作你就会记住元件的名字的),如图3.2.4所示。 图3.2.4 寻找元器件 这里我们直接在Name选项框中输入not,在右边会出现“非门”的元件符号,

文档评论(0)

nuvem + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档