微机原理及汇编语言(黄永平)ch18-串行通信与可编程串行接口8251.docVIP

微机原理及汇编语言(黄永平)ch18-串行通信与可编程串行接口8251.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
串行通信和可编程串行接口8251 串行通信概述 并行通信与串行通信 (1) 并行通信 (2) 串行通信 (3) 并行传送和串行传送的比较 从距离上看 从速度上看 从设备费用上看 异步通信 字符格式 异步串行码传输字符格式 同步通信 字符格式 串行通信的传送方向 (1).单工(Simplex) (2).半双工(Half-Duplex) (3).全双工(Full-Duplex) 信号的调制和解调 基带信号传输 调制方式传输 FSK调制法原理图 串行接口原理 (1)组成 UART中发送和接收部分功能图 (2)功能 UART的功能 外部时钟和接受部位起始位的同步 外部时钟的周期Tc和每个数据位的周期Td的关系: Tc=Td/K ?c=?dxK 其中K=16或64(K为波特率因子) (3)奇偶校验 发送时的奇偶校验产生电路 接收时奇偶校验电路 串行接口 RS232C串行通信总线 D25 D9 RS-232C 标准: RS-232C 提出了数据终端设备(DTE)和数据通信设备(DCE)之间串行传输数据的接口规范,对接口的机械特性、电器特性、功能特性做了规定。 ? 机械特性:标准规定了使用一个25针标准连接器(插头座),并对连接器的尺寸, 每个针的排列位置做了明确规定。 ? 电气特性:标准规定,逻辑“1”信号,电平在 –3V ~ -15V 之间; 逻辑“0”信号,电平在 +3V ~ +15V 之间; 因此,使用RS-232C与微机接口时,需要将TTL电平(0 ~ 5V)与RS-232C电平进行转换。可用现成的转换芯片(如MC1488、MC1489等)转换。 标准规定了RS-232C能连接的最大距离为 15.24 m(实际可达30 m ) 20k bps。 DTE与DCE之间的连接 DTE与DCE之间的连接信号 DTE与DTE之间的连接(零调制解调器连接) (a)无握手信号 (b)握手信号自环 (c)握手信号连接 (d)握手信号标准连接 (e)握手信号自环(本人用过的连接方式) 可编程串行通信接口8251A 8251A的基本性能 (1)同步方式(波特率0~64K)、异步方式(0~19.2K) (2)同步方式,5、6、7、8位来代表字符,内部自动检测同步字符。 (3)异步方式,5、6、7、8位来代表字符。 (4)TTL电平 (5)全双工双缓冲的接收/发送器。 8251A内部结构 8251内部结构 与CPU的连接信号 D7~0、/RD、/WR、/CS RESET: 复位线 CLK: 8251A的内部时钟。同步方式时CLK 30x(/RXC和/TXC);异步方式时CLK4.5x(/RXC和/TXC)。 : 控制/数据端。 操作 1 写控制字 写同步字符 读状态字 0 写数据到发送缓冲器 读数据从接收缓冲器 TxRDY脚: 发送器准备好状态(发送缓冲器为空, 准备好从CPU接收数据),高电平有效,用于通知CPU给8251A发数据,此时发送缓冲器为空。CPU写入数据后,发送缓冲器满,TxRDY复位(0)。 TxRDY脚变为有效的条件: TxRDY脚 = TxRDY位 TxEN位 (脚=0) 其中 TxRDY位、TxEN位为状态字中的对应位。 TxEMPTY脚:发送器空状态(发送移位寄存器空)。 8251A发送部分内部逻辑结构 : 发送时钟。用于控制发送数据的速度。异步方式时,波特率因子k=1、16、64;同步方式时,波特率因子k=1。 : 接收时钟。用于控制接收数据的速度。异步方式时,波特率因子k=1、16、64;同步方式时,波特率因子k=1。 RxRDY脚: 接收准备好状态(接收缓冲器满),高电平有效,用于通知CPU,8251A已经有接收到的数据,此时接收缓冲器满状态。CPU读出数据后,接收缓冲器空,RxRDY复位。 RxRDY脚变为有效的条件: RxRDY脚 = RxRDY位 其中 RxRDY位为状态字中的对应位。 SYNDET/BRKDET: 内同步方式时,输出,检测到SYN字符时,输出SYNDET有效;外同步方式时,输入,用BRKDET来触发开始接收第一个RxD数据。 与modem的连接信号 与RS232C规定相同,是8251A与modem之间的握手信号。 脚: 数据终端(DTE)准备好。输出,低电位有效。有效时,表示8251A准备好,用于通知modem。控制字中有一个DTR位,DTR位置1时,会使脚变0(有效); DTR位置0时,会使脚变1(无效)。 脚: 请求发送。输出,低电位有效。有效时,

文档评论(0)

1243595614 + 关注
实名认证
文档贡献者

文档有任何问题,请私信留言,会第一时间解决。

版权声明书
用户编号:7043023136000000

1亿VIP精品文档

相关文档