- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
⑧塑丝笪幽堕生业堕盟型生—————一
输配电线路监测系统终端采集装置的超低功耗设计
马蓉1,2梁明1,2王赞1,2刘勤2高明明1,2
2.太原中博信息科学研究院,山西030006)
(1.华北电力大学信息电力研究中心,北京102206;
摘要l由于工作环境的特殊性,各种监测电力输配电线路的终端采集装置需要尽可能地降低功率消耗,延长工作时间。本文
介绍了几种实现嵌入式系统超低功耗设计的方法,并结合一个实际装置的设计过程,详细讨论了超低功耗器件的选择,以及
目前受到广泛关注的动态电源管理技术。
关键词l超低功耗;动态电源管理:电力输配电线路;监测系统;终端采集装置
I引言
随着现代工业的快速发展和电力负荷的不断增加,人们对电力系统安全运行的要求越来越高。输电系统
是整个电力系统的重要组成部分,高压输电线路多处于野外环境之中,长期遭受风吹雨淋,容易出现老化损
坏现象,影响电能输送质量,因此,国内外一些科研单位已经研制了几种用于高压线路的监测系统【l】。而近
年来,城市配电线路出于美化城市景观的目的,逐步实现了电缆化改造,以地下电缆取代架空高压线,为了
确保电缆的安全运行,也出现了一些针对地下电缆的温度监测系统I引。
这些专为输配电线路设计的监测系统中,包括各种终端采集装置,这些装置有的安装在高压输电线路的
杆塔之上,有的则要放置在地下配电电缆的接头处,这样的环境长期无人职守,甚至难以接近,使得这些终
端装置安装、回收和维修的代价很高,为了降低成本,人们通常希望这类采集装置没有日常的维护要求,即
使是定期的维护,也希望其周期尽可能延长,次数尽可能减少。此外,由于工作环境的特殊性,由外部向装
置供电的难度很大,虽然目前也有部分产品采用了太阳能等方式实现了装置的外部供电,但成本相当可观,
无法适应大规模的应用要求,所以,较为经济实用的方法是采用电池对装置供科1112J。这就要求在对这些终
端装置进行软硬件设计时,在保证系统可靠性和实现系统功能的前提下,尽量减少装置的功率消耗,达到节
省有限的能源供给,延长装置工作时间的目的。
本文结合一个实际装置的设计过程,详细介绍了实现一个嵌入式系统超低功耗设计的方法。该装置用于
嵌入式实时操作系统的软件设计方式,通过硬件选型和系统级动态电源管理框架的设计,在实验室中实现了
超低功耗的设计要求,使装置在由一枚普通锂电池(工作电压3.0V,容量1.0Ah)供电时,工作时间能够达
到半年以上。
2嵌入式系统的超低功耗设计
嵌入式系统的超低功耗设计技术大致分为静态技术和动态技术两类。静态技术是指从系统构造、工作原
理入手,达到降低系统功耗的目的,例如选用超低功耗器件,采用异步电路体系设计等。而动态技术则是通
过改变系统的运行行为来降低系统功耗,如在系统工作过程中,根据运行状况将器件从工作状态转入睡眠状
Power
态。动态电源管理DPM(Dynamic
而且效果也比较明显。在DPM中,普通的方法是把系统中暂时没有使用的组件关闭或者使其进入超低功耗
模式。另外两种更加有效的方法就是动态可变频率DFS(Dynamicfrequency
(DynamicVoltage
Scaling)㈣,即在运行时,动态地调节CPU频率或电压,可以在满足瞬时性能的前提下,
使得有效能量供给率最大化。
2.1静态节能技术
降低系统功耗可以从多个方面入手,但最直接的方法是在选择CPU及各种外围器件时,尽可能选用低
功耗的器件和芯片。CMOS电路的固有特点就是功耗低,因此,在设计超低功耗系统时的一个基本原则就是
静态功耗和动态功耗组成,表达式p1如下:
1102
第五届输配电技术国际会议2005 ⑨
(1)
P总=%+岛=∑心׉+吃×k×∑amxcm+‰×∑胚G
充电率:C。为节点电容;ISC。为电平转换过程中的瞬态短路电路。
一般情况下,CMOS电路的静态功耗极小,若注意控制电路的静态电平和负债电阻的接法,静态功耗可
减少到uA级;而其动态功耗的大小与该电路改变逻辑状态的频率和速度有关,电路逻辑状态改变的频率越
大
文档评论(0)