Lecture1aa 数字信号_38150866.pptx

  1. 1、本文档共26页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Lecture1aa 数字信号_38150866

数字信号数码设备 - 数字电路数字信号是“数字电路与数字逻辑”的物理实现形式现代的数字设备是上兆个数字信号的功能组合! 1000,000,000,000复杂系统与抽象化软件,算法应用系统计算机算法,图像处理驱动,OS平台接口设计,操作系统结构控制器,存储器微控制器逻辑与门,非门数字电路,布尔代数放大器,滤波器电路模拟电路,电力电子电工技术晶体管,二极管器件物理学电子量子力学,麦克斯韦当代计算机系统的抽象层次数字信号 -- 随处可见信号灯继电器开关干簧管真空管适合用来构建数字电路么?基于继电器的铁路信号继电联锁继电联锁中的主要元件是/view/39560.htm继电器,以逻辑电路实现联锁,使/view/1082273.htm信号机、进路和道岔实现联锁并能监督列车运行和线路占用情况基于真空管的通用计算机世界上第一台通用数字电子计算机ENIAC18800个真空管长50英尺,宽30英尺, 占地1500平方英尺,重达30吨每秒可从事5000次的加法运算数字信号对于数字电路来说,好的数字信号需要?廉价(需要的数目极大!)稳定(可靠的,可重复的)易处理(存取,转换,合并,传输,存储)快速简单易于生产密度高耗能低环保数字信号是对真实世界的抽象现实世界并不是数字的,我们只是简单地将它设计成按这种方式来运作。我们还必须利用真实的物理现象来实现这种数字化设计!…遵循物理学基本原理:不确定性、噪声、互补物、热力学......真实世界和理想世界是有差距的数字信号的实现形式必须简单可靠!使用电压来实现数字化优点容易产生和检测处理方法成熟稳态下消耗功率极小缺点易受环境干扰需要物理连接速度受到路径上的RC参数影响其它。。。。VddggVssN typeP typeOng = HighOng = Low“电压”数字信号处理电路的实现CMOS Transistors利用三极管或者MOS管,构成开关通过开关的组合实现输入输出信号之间的逻辑关系反门 Inverter Y = A ( Y = !A)AYYAB基本逻辑单元 – 逻辑门电路 真值表 布尔表达式 逻辑符号AY1001ABY001011101110与非门 NAND Y = !(A * B)AYB基本逻辑单元 – 逻辑门电路 真值表 布尔表达式 逻辑符号ABY001010100110或非门 NOR Y = !(A + B)ADCEB组合更多的逻辑门与门 AND Y = (A * B)或门 OR Y = (A + B)ABDEC00000010111010111000异或门XORC = (A B)We can do more!X = YX = YX YX Y我们是否需要所有这些逻辑门?One is enough!只要“与非门”或“或非门”就足够了用与非门实现的三种基本逻辑用或非门实现的三种基本逻辑理想数字信号的传递VoViVo真实的世界里输出值也不是恒定的,存在一定的变化。真实的世界里不存在无限快的阶跃跳变,总是存在过渡过程的。真实的世界里由于存在干扰和噪声,不能使用单一电平值作为0/1判据。Vi‘0’‘1’真实数字信号的传递VoVi有效0有效1禁区数字信号传递的电平约定VoVi有效1有效1有效1ViHVOH禁区禁区禁区VOLViL有效0有效0有效0数字信号的输入允许范围要比输出定义值更大,以提供一定的噪声容忍能力。数字信号传递的电平约定不同的电平标准,输入输出有效信号范围的具体数值是不同的。TTL : VCC=5V±5% 0=0-0.7V 1=2.4 ~ 5VCMOS: VDD=3 ~ 8V (Lower to1.8 or 0.9V) 0=0~0.3VDD, 1=0.7~1VDD不同电平标准的信号互相连接的时候,必须注意其信号范围!必要的时候必须使用电平转换芯片数字信号传递的时间延迟开关是有速度的,需要响应时间传播延迟!从结束到结束提高数字电路主频的方法:1: 改进工艺,缩小晶体管尺寸,降低电容2: 降低电压,减少信号变化所需时间污染延迟启动延迟!从开始到开始逻辑门的延迟约束条件在这段时间内,输出信号是无效的!从开始到开始的时间必须超过tCD设定的长度。从结束到结束的时间不能超过tpd设定的指标。组合电路的延迟约束Tcd是指从输入到输出的所有路径累积污染延迟的最小值Tpd是指从输入到输出的所有路径累积传播延迟的最大值例如一个与非门的tpd=4ns,tcd=1ns, 则下面这个组合电路的tpd=______ tcd=______12nsA2nsBC组

文档评论(0)

xcs88858 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档