网站大量收购独家精品文档,联系QQ:2885784924

FPGA在数字存储示波器时基电路中的应用研究.pdf

FPGA在数字存储示波器时基电路中的应用研究.pdf

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
94 中国西部嵌入式系统与单片机技术论坛2005学术年套论文靠 ●■■■■■●■■■■■■■■●■■■■■■■■■●●一I■■●■■■■■■●■■■■■■■●■■■■■■■■■■■■●■■■■■●■■■■■■■■■●■■●■■■■■■●■■■●■■■■■■■■■■■■■■■■■■■■■■■■一 示波 FPGA在数字存储器时基电路中的应用 金映 电子科技大学自动化学院,成都,610054 摘要奉文首先丹绍了凡种常用的时钟旁颤法,在此基础上提出了基于FPGA的分频方法,并分析了 具体设计方案,给出了解决方法,最后指出了该方法与常用分频方法相比较的优娃.点。 关键词分频,FPGA 1 引 言 在数字存储示渡器电路的设计中,时基电路是数字存储示渡器控制电路中的重要组成部分。它为模/数转 换器A/D提供采样时钟;为FIFO提供读/写时钟;电为其他控制电路部分提供触发时钟信号。时基电路要求 时钟信号的频率是可调的,造就给时钟的设计提出了要求。我们一般常用的方法就是时钟分频,即对一个固定 时钟信号进行若干分频,使得最后输出的频率满足要求。 2 常用的时钟分频方法 耳前常用的分频方法有以下两种: f1)直接分频法 直接分频法是一种展简单的分频方法,它实际上就是一个循环计数器,当计数值达到某一值N时清0.并 重新计数。计数器每清0一次(即完成一次计数周期),便输出一个进位脉冲。这种分频方法简单稳定,能进行 整数分频,即输出的频率一定是输入频率的】/N,N为整数。 (2】直接数字频率台成法 直接数字频率合成技术就是以一个频率固定的信号为参考.通过数字处理的方法产生一个频率可变的信 号。该方法通过在程序中设置不同的控制字对参考信号进行分频,但这种分频的效果叉不同于直接分频,H要 控制宇的长度足够,它就能够实现微细微的频率分辨率。 直接数字频率台成法的原理如图I所示,相位幅度表是存储一个周期正弦波形的PROM,其地址对应着 0 (2‘N)。每接收到一个时钟上升沿,相位累加器便在原来的基础上加一个变化量肼,并根据累加后的相位值在表 的相位时,经过查表转换成离散的正弦渡(一个整周期),晟后经研‘A变换输出要得到的信号。因此,完成整个 PROM的寻址过程,就得到了一个周期的信号,输出信号的频率为: f0一(M}fc)/2‘N 图l直接频率合成原理 用这种分频方法,在满足条奎斯特定理的条件下能够得到任意分频(包括小数分频)的信号。PROM的容量越 大,N就越大,频率分辩率也就越高。直接频率台戒法存在的问题是捌位丢失。 3基于FPGA的时钟分频法 在数字存储示波器电路的设计巾.基于FPGA的分频方法就是采用可编程器件来实现分频功能。具体设 计实现如下: “)数字存储器的扫描时间概念与模拟示渡器不同,它将模拟信号经过A/D转换后存人存储器,然后再 从存储器中读出,故数据写人存储器的速度与扫描速度快慢有关。即与“t/div“的设置有关,而与存储器读出 的速度无关。在这部分电路的实际设计中,就是将输入的时钟(如100MHz)进行分频,按1、2、5步进的办法产 生16种不同的频率。采样频率与时基的对照参见表l。 表1 采样与时基对照表 时基(/div) 采样率(S/s)/MHz 时基(/div) 采样率(S,s)/kHz 100 0 25m8 l000 10ns 500 25ns lms 250 5

文档评论(0)

带头大哥 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档