四人表决器电路设计.docVIP

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
四人表决器电路设计

名 称: 综合训练项目一 题 目: 四人表决器电路设计 专 业: 班 级: 姓 名: 学 号: 辽宁工程技术大学 《数字电子技术》 综合训练项目一成绩评定表 评 定 标 准 评定指标 标准 评定 分值 得分 设计内容 思路清晰 1 方案合理、 电路完整 1 仿真结果正确 1 设计报告 1 内容充实、 语言流畅 1 图表清晰 1 答 辩 叙述清晰, 回答正确 4 总成绩 日期 2017年 月 日 《综合训练项目一》任务书 一、综合训练题目 四人表决器电路设计 二、目的和要求 1、目的不同类型门电路或集成电路。要求设计一个四人表决器,按少数服从多数规则,利用两种颜色灯代表是否通过,并用数码管显示同意人数;用门电路或中规模集成电路译码器数选器完成控制任务;有研究方案比较,能够应用相关仿真软件绘制逻辑图。Multisim仿真软件,熟悉Visio绘图软件。 第4~5天:论证电路设计,利用仿真软件仿真设计电路,观察能否达到设计要求;; 第6~7天:按格式要求编写整理设计报告。 四、设计要求 1. 每名同学按照自己分配的任务要求完成训练。 2. 绘图统一采用Visio2010。 指导教师: 日期: 2017 年 月 日 摘要 四人表决器在我们生活中应用非常广泛,比如表决等。掌握四人表决器的工作原理,对我们理解和掌握表决器具有重要意义。 本次的课程设计就是利用数字电子技术的知识做一个四人表决器。在mulitisim软件中,利用集成电路,通过四片74LS183和一片74LS48芯片连接到LED数码管上,一个显示赞成人数;再通过与门和非门,实现通过与否的判决。经过仿真,符合四人表决的功能。 关键词:四人表决器;74LS183;74LS84;LED数码管 目录 综述 1 1 方案设计与分析 2 2 电路设计框图及功能描述 2 3 电路设计及其原理 3 3.1 门电路的组合 3 3.2 累加器 3 3.3 译码部份 4 3.4总电路图的设计 4 4 仿真结果 5 5 测试结果分析 7 设计体会 8 综述 随着信息化的发展和人们生活节奏的提高,为了提高工作效率,方便的显示表决的结果,表决器发挥的作用越来越大。表决器作为我们生活中的一部分,我们既要知其然,还要知其所以然。本次的课程设计是利用数字电子技术的知识做一个四人表决器电路,要求表决器能够正常工作。 数字电子技术综合训练也是培养学生综合运用所学知识,发现、提出、分析和解决实际问题,锻炼实践能力的重要环节,是对学生实际工作能力的具体训练和考察过程。 1 方案设计与分析 方案:直接利用与门、非门和或门的组合,完成通过与否的亮灯判定,再通过四个74LS183全累加器记数和一个74LS48译码器的译码过程实现在LED数码管上显示赞成人数。 2 电路设计框图及功能描述 本次设计共分为五部分:投票产生,通过判定,累加器计数,译码端,LED显示端。电路设计框图如图1所示。 图1 流程图 在投票环节过后通过与门,或门和非门完成亮灯判定;在累加器端用四个74LS183全累加器驱动;在译码部分采用74LS47译码器驱动;最后连接到LED显示器上。合并成一个总体电路图。即可设计成一个简单的四人表决器电路。 3 电路设计及其原理 3.1 门电路的组合 这里采用与门、或门和非门的组合来完成,电路图如图2所示。 图2 门电路图 3.2 累加器部份 累加器由4个74LS183双全加器构成,先将A、B相加,C、D相加,得到2个二位二进制数,将两个多位二进制数进行相加得到1个三位二进制数。这个三位二进制数位数由高到低对应译码器的C、B、A。 3.3 译码部份 74LS48译码器,是一种常用的七段显示译码器,该电路的输出为高电平有效,即输出为1时,对应字段点亮;输出为0时对应字段熄灭。该译码器能够驱动七段显示器显示数字字形。输入A3、A2、A1和A0接收4位二进制码,输出OA、OB、OC、OD、OE、OF和OG分别驱动七段显示器的a、b、c、d、e、f和g段。 3.4总电路图的设计 将5V直流电源、四片74LS183全累加器、一片74LS48译码器、七段显示器接到一个电路中即可得到总的电路图。 如图3所示。 4 仿真结

文档评论(0)

wyjy + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档