- 1、本文档共23页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子技术课程设计报告-多路数据巡回串行传输
数字电子技术课程设计报告设计目的熟悉集成电路的引脚安排.掌握各芯片的逻辑功能及使用方法.了解面包板结构及其接线方法.了解的组成及工作原理.熟悉的设计与.
二、设计总体思路、基本工作原理:
如今,随着各项生活指标的上升,住房条件也明显改善了,房产商出售的住房不仅舒适性、方便性提高,住房的面积也在扩大,而且楼层也在增多,一幢商品楼的楼层也高出以前许多倍,因此传输线路在楼层呼叫系统中也起着不可替代的作用,所以提高传输线路的可靠信也成了一个十分重要的课题,类似这样的远距离传输线路的应用也就更加广泛,要求抗干扰能力以及传输能力更强。
由于在长距离数据传输中,往往采用串行数据工作方式。即数据在一根传输线上串行巡回传输。我本次设计是采用4位数码实时采集,在100米以上距离单向半工串行传输。首先用移位寄存器对4位数码进行采集,然后一对一巡回串行传输、锁存。我采用数字显示器指示数码串行传输过程,其中传输波特率为1bit/s。我的总体思路是首先通过脉冲发生器发送信号,以及用统一的CP脉冲控制各个单元电路。元器件采用中、小规模TTL、COMS集成数字电路器件设计。
设计要求实现的功能:
可以实现100米以上长距离串行巡回传输数据。
数据可以自行并行置入(多路数据实时采集),通过数码管依次显示。
可以通过74LS123来控制传输数位。
各个模块通过CP脉冲统一运作
设计中使用4块74LS194芯片分别接到数据选择器74LS151,再通过数据分配器进入3块芯片构成的存储器,然后必须把数据送入数码管显示。将74LS151与74LS138连接起来实现了输入输出的结合,CP脉冲计数器实现控制单稳电路从而控制门电路的开关与闭合,达到对数据传输与否的控制。地址译码器74LS138控制数据分配器、数据选择器以及存储器,使他们同步。
设计中有一些实际问题如使用单稳电路来控制传输,CP脉冲计数器、地址计数器、单稳态电路的初始清零设置,单稳态电路的延时设置,以及同步脉冲发送电路的电阻、电容设置。另外在长距离传输中要解决信号衰减的问题,信号畸变的问题,以及要抵抗电磁干扰和传输线不匹配的问题。
总体设计框图见附图
三、 单元电路设计(各单元电路图)
脉冲发生电路
脉冲发生器发送脉冲控制整个电路,是他们同步。
其原理如下:电阻和电容构成一个积分电路,其输入端接施密特触发器的输出端,其输出端接施密特触发器的输入端。用555定时器构成多谐振荡器就是这个思路。于是,我先用555定时器构成 [下图]。不过,我们这个施密特触发器稍微复杂一些,除了“555定时器内部的放电管555定时器的输出完全相同。因此,这个施密特触发器有两个输出端,分别为555定时器的3号脚和7号脚。我们看到,电阻7号脚)接3号脚)专门作为多谐振荡器的输出,所以可以最大限度地保证多谐振荡器的带负载能力。
把他通过与门(7408)电路产生脉冲信号串入多路数锯采集器。
多路数据采集器
多路数据采集器实际上是由并入/串出的双向移位寄存器构成的(这里采用右移功能),可以进行多路数据实时采集,本设计设计成4路数据采集它通过接受CP脉冲发生器发出的数据,把数据并行输入,但串行的传给数据选择器. 移位寄存器是指寄存器中所存的码能够在移位脉冲的作用下依次左移或右移。74 LS194是一个4位双向移位寄存器,最高时钟脉冲为36MHZ,其逻辑符号及引脚排列如图所示:
74 LS194逻辑符号及引脚排列其中:D0~D3为并行输入端;Q0~Q3为并行输出端SR--右移串引输入端;SL--左移串引输入端;S1、S0-操作模式控制端; -为直接无条件清零端;CP-为时钟脉冲输入端。74LS194模式控制及状态输出如表所示
通过把移位器的S0端口(S1置成高电平)接入数据译码器的输出端,让数据选择器、数据译码器、和移位器地址相同,并且控制移位器是右移还是保持。附图2 的组成框图74LS151是一种典型的集成电路数据选择器,它有3个地址输入端CBA,可选择D0~D7 8个数据源,具有两个互补输出端,同相输出端Y和反相输出端W。其逻辑图和引脚图分别如下所示:
功能表为:输入
输出
使能
选择
Y
W
G
C
B
A
HLLLLLLLL
LLLLHHHH
LLHHLLHH
LHLHLHLH
LD0D1D2D3D4D5D6D7
H
由逻辑图可知,该逻辑电路的基本结构为“与一或一非”形式。输入使能G为低电平有效。输出Y的表达式为: 式中Mi为CBA的最小项。555定时器的结构和工作原理
555外部有8个引脚,各引脚的名称如图所示,电路内部C1、C2为比较器,G1、G2与非门组成基本的RS触发器,经反相放大器G3输出为Q,集电极开路的三极管T由Q
您可能关注的文档
最近下载
- 人教版六年级上册英语第三单元教案和反思1.pdf
- ISO 20653-2023中文-道路车辆.防护等级.pdf
- 幼儿园教案幼儿园中班优质课教案.doc VIP
- 2023中国工商银行四川分行秋季校园招聘笔试历年典型考题及考点剖析附带答案详解.docx
- 顺丰控股香港上市IPO招股说明书2024版.pdf
- 3.3 地波天线.ppt
- 中国第一高中湖北卷湖北省武汉市华中师范大学第一附属中2024-2025学年高三上学期10月检测(10.19-10(含答案).pdf VIP
- 智慧消防及消防监管云平台解决方案.pptx
- 美国Megger TM1700断路器分析仪使用说明书.pdf VIP
- 水利科学技术史.pdf VIP
文档评论(0)