- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成实验C简化计算机系统的设计
《计算机组成实验C》
课程设计
适用专业: 电子信息类专业
专 业: 软件工程
班 级: 2班
学 号:
姓 名:
指导教师:
实验学期: 2015-2016上学期
西 南 交 通 大 学
信息科学与技术学院
简化计算机系统的设计
实验目的:
通过学习简单的指令系统及其各指令的操作流程,用Verilog HDL 语言实现简单的处理器模块,并通过调用存储器模块,将处理器模块和存储器模块连接形成简化的计算机系统。
二. 实验内容
1. 底层用Verilog HDL 语言实现简单的处理器模块的设计。
2. 调用存储器模块设计64×8 的存储器模块。
3. 顶层用原理图方式将简单的处理器模块和存储器模块连接,形成简单的计算机系统。
4. 将指令序列存入存储器,然后分析指令执行流程。
三. 预习要求:
1、学习简单指令集。2、学习各指令的操作流程。
四. 实验报告
1. 顶层原理图设计文件(BLOCK 图)
底层模块的Verilog HDL源程序设计
LIBRARY ieee;
USE ieee.std_logic_1164.ALL;
USE ieee.std_logic_unsigned.ALL;
USE ieee.std_logic_arith.ALL;
ENTITY cpu IS
PORT(
M_data_in: IN std_logic_vector(7 DOWNTO 0); --输入
M_data_out: OUT std_logic_vector(7 DOWNTO 0); --输出
cpupc:out std_logic_vector(11 downto 0); --pc寄存器
cpustatus: out integer RANGE 0 TO 6; --状态信息,共7种
cpuR0,cpuR1,cpuR2,cpuR3,cpuA:out std_logic_vector(7 DOWNTO 0);
cpuIR: out std_logic_vector(15 downto 0); --存放指令本身
reset : IN std_logic; --清零信号低电平有效
clock : IN std_logic; --时钟
overflow: OUT std_logic ; --溢出
Write_Read: OUT std_logic; --读写信号,1为写,‘0’为读
M_address: OUT std_logic_vector(11 DOWNTO 0); --地址12根,不全用
SEL:buffer STD_LOGIC_VECTOR(2 DOWNTO 0);
LED7:OUT STD_LOGIC_VECTOR(7 DOWNTO 0)
);
END;
ARCHITECTURE zyr_behavior of cpu IS
CONSTANT idle : std_logic_vector(3 DOWNTO 0) :=0000;
--无操作,PC++
CONSTANT load : std_logic_vector(3 DOWNTO 0) :=0001;
--R0-I,PC++
CONSTANT move : std_logic_vector(3 DOWNTO 0) :=0010;
--Rx-(Ry);PC++
CONSTANT addx : std_logic_vector(3 DOWNTO 0) :=0011;
--Rx - (Rx)+(Ry);PC++
CONSTANT subp : std_logic_vector(3 DOWNTO 0) :=0100;
--Rx - (Rx)+(Ry);PC++
CONSTANT andp : std_logic_vector(3 DOWNTO 0) :=0101;
--Rx - (Rx) and (Ry);PC++
C
您可能关注的文档
- 设施规划与物流液压转向器厂总平面布置设计.doc
- 设计CA6140车床拨叉零件的机 械加工工艺及工艺设计.doc
- 设计“CA6140车床”手柄座零件的机械加工工艺规程及典型夹具(大批量生产).doc
- 设计“减速箱体”零件的机械加工工艺规程及工艺装备(生产纲领:4000件).doc
- 设计“拨叉”零件的机械加工工艺规程及机床夹具(2000件年).doc
- 设计“动模板”零件的机械加工工艺规程(大批生产).doc
- 设计“摇臂轴座”零件机械加工工艺规程及工艺装备.doc
- 设计“气门摇杆轴支座”零件的机械加工工艺规程及专用夹具.doc
- 设计“阀腔”零件的机械加工工艺规程及工艺装备.doc
- 设计轴承座零件的机械加工工艺规程及夹具.doc
最近下载
- 常见的临床药师培训学习汇报.ppt
- 言语行为和翻译.ppt VIP
- 北师大版小学数学六年级上册第五单元《数据处理》作业设计.docx
- Hive数据仓库应用教程高职PPT完整全套教学课件.pptx VIP
- 医院培训课件:《传染病防治法》.pptx
- 幼小衔接的拼音试卷十套打印版.pdf VIP
- 幼儿园大班科学《有趣的符号》 课件.pptx VIP
- 规范《DBT29-222-2014-天津市建设工程施工安全资料管理规程》.pdf VIP
- GB_T 22890.1-2024 皮革 柔软皮革防水性能的测定 第1部分:反复线压缩法(透度计法).pdf VIP
- DB34_T 4324-2022水泥土搅拌桩地基加固施工技术规程.pdf VIP
文档评论(0)