网站大量收购独家精品文档,联系QQ:2885784924

第04章节 触发器.ppt

  1. 1、本文档共39页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第04章节 触发器

4.1 概述 一、用于记忆一位二进制信号 1. 有两个能自行保持的状态 2. 根据输入信号可以置成0或1 二、分类 1. 按电路结构(基本,同步,主从,边沿) 2. 按控制方式和逻辑功能(RS, JK, D, T) 3. 按存储数据的原理(静态,动态) 4.2 触发器的电路结构与动作特点 二、或非电路结构与工作原理 二、动作特点 在任何时刻,输入都能直接改变输出的状态 例: 4.2.2 同步RS触发器的电路结构与动作特点 一、电路结构与工作原理 二、动作特点 在CP=1的全部时间里, S和R的变化都将引起输出状态的变化 D触发器 4.2.3 主从结构触发器 一、电路结构与工作原理 (5) 列出真值表 二、主从结构触发器的动作特点 4.2.4 边沿触发器的电路结构与动作特点 为了提高可靠性,增强抗干扰能力, 希望触发器的次态仅取决于CP的下降沿(或上升沿)到 时的输入信号状态,与在此前、后输入的状态没有关系。 用CMOS传输门的边沿触发器 维持阻塞触发器 用门电路tpd的边沿触发器 。。。 一、利用CMOS传输门的边沿触发器 4.3 触发器的逻辑功能及其描述方法 4.3.1 触发器的逻辑功能分类 时钟控制的触发器中 由于输入方式不同(单端,双端输入)、次态( )随输入变化的规则不同 一、RS触发器 1. 定义,凡在时钟信号作用下,具有如下功能的触发器称RS 二、JK触发器 1.定义 三、D触发器 1、定义:凡在时钟信号作用下,具有如下功能的触发器 四、T触发器 1、定义:凡在时钟信号作用下,具有如下功能的触发器 逻辑功能: 是 与输入及 在CP作用后稳态之间的关系 (RS, JK, D, T) 电路结构形式: 具有不同的动作特点(转换状态的动态过程) (同步,主从,边沿) 4.4 触发器的动态特性 一、输入信号宽度 二、传输延迟时间 一、建立时间 二、保持时间 三、传输延迟时间 四、最高时钟频率 1* 0 1 1 1* 1 1 1 0 1 1 0 0 0 1 0 1 1 0 1 1 0 0 1 1 1 0 0 0 0 0 0 1 0 1 1 0 1 1 1 0 1 1 0 0 0 1 0 1 1 0 1 1 0 0 1 1 1 0 0 0 0 0 0 1 1 1 1 0 1 0 1 0 0 0 0 。。。。 0 1 1 1 0 1 1 1 0 0 0 0 * * 第四章 触发器 电子信息学院 樊凌雁 4.2 触发器的电路结构与动作特点 4.2.1 基本RS触发器(锁存器 Latch)的电路结构与动作特点 一、与非电路结构与工作原理 a b 输入 =0, =1时 若原状态: 1 1 0 0 1 0 1 0 输出仍保持: a b 输入 =0, =1时 若原状态: 0 1 1 1 1 0 1 0 输出变为: 输入 =1, =0时 若原状态: 1 0 1 0 1 0 1 1 输出变为: a b 输入 =1, =0时 若原状态: 0 0 1 1 0 1 0 1 输出保持: a b 输入 =1, =1时 若原状态: 1 0 1 1 1 0 0 1 输出保持原状态: a b 输入 =1, =1时 若原状态: 0 1 1 1 0 1 1 0 输出保持原状态: a b 输入 =0, =0时 0 0 1 1 输出全是1 但当 = =0同时变为1时,翻转快的门输出变为0,另一个不得翻转。 a b 1 1 0 0 0* 1 1 1 0* 0 1 1 0 1 1 0 0 0 1 0 1 1 0 1 1 0 0 1 0 0 0 0 0 0 X X 0 1 1 X X 0 1 1 0 0 1 1 0 0 1 1 0 1 1* 1 1 1 1* 0 1 1 0 1 1 1 0 0 1 1 1 1 0 1 1 0 0 1 0 0 0 1 0 0 X X 0 1 1 X X 0 1 1 0 0 1 1 0 0 1 1 0 1 1* 1 1 1 1* 0 1 1 0 1 1 1 0 0 1 1 1 1 0 1 1 0 0 1 0 0 0 1 提高可靠性,要求每个CP周期输出状态只能改变1次 1* 0 1 1 1* 1 1 1 0 1 1 0 0 0 1 0 1 1 0 1 1 0 0 1 1 1 0 0 0 0 0 0 X X X X 主 从 S R J K Q Q Q’ Q’ CP 主 从 S R J

文档评论(0)

qiwqpu54 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档