第二章 集成逻辑门 数字电子技术基础 教学课件.pptVIP

第二章 集成逻辑门 数字电子技术基础 教学课件.ppt

  1. 1、本文档共41页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第二章 集成逻辑门 数字电子技术基础 教学课件

第二节 其它类型TTL门电路 一、集电极开路TTL“与非”门(OC门) 二、三态逻辑门(TSL) 二、三态逻辑门(TSL) 二、三态逻辑门(TSL) 第三节 ECL集成逻辑门 一、ECL“或/或非”门电路 第四节 I2L集成逻辑门 一、I2 L基本单元电路 二、I2 L门电路 三、I2 L的主要优缺点 第五节 MOS集成逻辑门 一、NMOS反相器 二、NMOS门电路 三、CMOS电路 一、TTL与CMOS接口 二、CMOS与TTL接口 2. “异或”门 ? 输入端A和B不同 输出F=1 ? 输入端A和B相同 输出 F=0 由此可知:该电路实现的是“异或”的逻辑功能。 (四)CMOS门电路 第五节 MOS集成逻辑门 四、CMOS电路的特点 1. 功耗小:CMOS门工作时,总是一管导通另一管截止,因而几乎不由电源吸取电流其功耗极小; 2. CMOS集成电路功耗低内部发热量小,集成度可大大提高; 3. 抗幅射能力强,MOS管是多数载流子工作,射线辐 射对多数载流子浓度影响不大; 4. 电压范围宽:CMOS门电路输出高电平VOH ≈ VDD,低电平VOL ≈ 0V; 5. 输出驱动电流比较大:扇出能力较大,一般可以大于50; 6. 在使用和存放时应注意静电屏蔽,焊接时电烙铁应接地良好. 第五节 MOS集成逻辑门 M 分析方法有两种: 1. 直接根据电路的连接情况来判断。 F2与M、A、B有关: 只要M为高电平或A和B全为高电平时,输出为低电平; 而当M为低电平且A和B中有一个为低电平时,输出为高电平 M 1. 直接根据电路的连接情况来判断。 得: 2. 列真值表法 由于电路只有两个输入端,输入端较少,因此可以按AB的不同取值来分析输出F2的取值,从而列出真值表,写出输出表达式。 0 0 1 0 当A=B=0时,F2=0 2. 列真值表法 1 0 0 1 当A=B=0时,F2=0 当A=0 B=1时,F2=1 当A=1 B=0时,F2=1 当A=1 B=1时,F2=0 第六节 接口问题 TTL与CMOS接口 CMOS 与TTL接口 CMOS同TTL电源电压相同都为5V,则两种门可直接连接。 提高TTL门电路的 输出高电平,阻值 由几百到几千欧姆 注: TTL门电路高电平典型值只有3.4V,CMOS电路的输入高电平要求高于3.5V。因此在TTL门电路输出端与电源之间接一电阻Rx 第六节 接口问题 * * * * 第二章 集成逻辑门 * 1 0 该与非门输出高电平,T5截止 该与非门输出低电平,T5导通 ? TTL门存在的问题 当将两个TTL“与非”门输出端直接并联时: Vcc→R5→门1的T4→门2的T5产生一个很大的电流 产生一个大电流 1. 抬高门2输出低电平; 2. 会因功耗过大损坏门器件。 注:TTL输出端 不能直接并联。 问题引入 三态逻辑门(TSL) 集电极开路TTL“与非”门(OC门) TTL与非门电路 ? (一) OC门的结构 RL VC 集电极开路与非门(OC门) 当输入端全为高电平时,T2、T5导通,输出F为低电平; 输入端有一个为低电平时,T2、T5截止,输出F高电平接近电源电压VC。 ? OC门完成“与非”逻辑功能 逻辑符号: 输出逻辑电平: 低电平0.3V 高电平为VC(5-30V) A B F ? 第二节 其它类型TTL门电路 (二)OC门实现“线与”逻辑 F RL VC 相当于“与门” 逻辑等效符号 ● 负载电阻RL的选择 (自看作考试内容) 一、集电极开路TTL“与非”门(OC门) 第二节 其它类型TTL门电路 (三) OC门应用--电平转换器 OC门需外接电阻,所以电源VC可以选5V—30V,因此OC门作为TTL电路可以和其它不同类型不同电平的逻辑电路进行连接。 TTL电路驱动CMOS电路图 CMOS电源电压VDD = 5V时,一般的TTL门可以直接驱动CMOS门 一、集电极开路TTL“与非”门(OC门) 第二节 其它类型TTL门电路 CMOS电路的VDD = 5V—18V,特别是VDDVCC时,必须选用集电极开路(OC门)TTL电路 分别用TTL“与非”门和OC门,实现函数 画出逻辑电路图。 解: 请同学画出实现电路! 第二章 集成逻辑门 第二节 其它类型TTL门电路 (一) 三态门工作原理 非门,是三态门的状态控制部分 E使能端 六管TTL与非门 增加部分 当 E= 0时,T4输出高电平VC = 1,D2截止,此时后面电路执行正常与非功能F=AB; 1 0 1V 1V T6、T7、 T9、 T10均截止 Z 第二章 集成逻辑门 除具有TTL“与非”门输出高、低电平状态外,

文档评论(0)

qiwqpu54 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档