大学生电子设计竞赛设计与总结报告(1).docVIP

大学生电子设计竞赛设计与总结报告(1).doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
函数信号发生器设计报告 参赛学校:河池学院 参赛作者:梁 平 黄仁辑 粟清晓 指导老师:彭建盛 2009年7月20日 摘要 本系统基于直接数字频率合成(DDS)技术,系统以Luminary Micro公司的Stellaris系列的ARM1138为控制核心平台,配合DAC电路,设计了完成了低频三相函数信号发生器,频率范围100Hz~20KHz,频率稳定度优于10-5,最小步进1Hz,频率精度优于0.1%10kΩ负载上的电压峰-峰值Vopp≥0V。利用DDS原理同时产生FM调制波形及占空比可控、频率可预置、步进为1Hz的矩形波波形。通过把数据写入24C04可以实现掉电保护功能。经实际测测试完成了题目要求的全部功能和指标。 关键词:DDS、ARM、掉电保护 abstract This system is based on the direct digital frequency synthesis (DDS) technology, the system of Micro company Stellaris Luminary in the series ARM1138 as control core platform, cooperate, design the circuit DAC completed low-frequency three-phase function signal generator, the frequency range 100Hz ~ 20KHz, frequency stability than 10-5 fresh, minimum stepping 1Hz, frequency accuracy 0.1%. Using the amplifier circuit NE5532 10k makes Ω load voltage on peak - 10V Vopp experiment.it peak. Using the DDS principle and FM modulating waveform and occupies emptiescompared controllable, frequency preset, stepping 1Hz for rectangular difform. Through the data into 24C04 can realize protection function. The actual test completed all the requirements and questions function. Key words: DDS、ARM 、Power Fail Safeguard 一、系统方案 1.1比较与选择 方案一:采用DDS专用芯片AD9850作为信号产生模块,以单片机为系统的控制核心。该方案具有频谱纯度高、集成度高等特点。由于AD9850自带32位相位累加的数控振荡器,会产生低噪声、高稳定的频率输出波形。但它只直接提供了实现多种数字调制的功能,像二进制PSK、二进制FSK,这类调制方式实现起来比较简单,二要实现模拟线性调制FM具有一定的难度。故此方案也不采用。 方案二:采用基于FPGA的直接数字频率合成,并以FPGA作为整个系统的信号产生和控制中心。基于FPGA的直接数字频率合成其组成框图如图1-1。直接数字频率合成(DDS),具有频率切换速度快,频率分辨率高、可编程全数字化、相位连续、转换速度高、控制方便且有输出任意波形的能力等优点。用FPGA实现DDS技术比较灵活,可以产生多种调制方式,多种组合方式。采用此方案把重心放在了FPGA设计上,增加了FPGA部分程序的量,鉴于分工关系,放弃此方案。 图1-1 基于FPGA的直接数字频率合成 方案三:采用基于DDS专用芯片AD9850作为信号产生模块,并以基于ARM7的微控制器ARM1138作为整个系统的控制核心。在ARM1138中嵌入UCOSII操作系统方便实现多任务处理。例如波形转换,频率调节,幅值调节,12864显示,I2C掉电保护等。本方案融合了如方案一频率合成的优点,并能发挥ARM控制器强大的系统管理能力。同时可利于分工合作,以最快的时间完成题目的所有要求。此方案比较灵活、可扩展性好,能完全达到设计要求,故采用此方案。 二、理论分析与说明 2.1总体设计思路及说明 ARM微控制器从键盘获得控制信息,通过计算得到控制字并通过IO口送给DDS的频率和相位的控制端口,同时,将信息显示在LCD上。DDS输出信号由程序控制其预置频率和相位的正弦信号或方波信号,再通过放大倍数可调的运算放大系统来控制调幅。三

文档评论(0)

li455504605 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档