全加器和奇偶位判断电路.ppt

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
全加器和奇偶位判断电路

全加器和奇偶位判断电路 实验内容 测试与非门74LS00和与或非门74LS55的逻辑功能。 用与非门74LS00和与或非门74LS55设计一个全加器电路,并进行功能测试。 用与非门74LS00和与或非门74LS55设计四位数奇偶位判断电路,并进行功能测试。 实验目的 掌握组合集成电路元件的功能检查方法。 熟悉全加器和奇偶位判断电路的工作原理。 掌握组合逻辑电路的功能测试方法及设计方法。 实验准备 实验原理 组合逻辑电路设计的一般步骤: 根据给定的功能要求,列出真值表; 求各个输出逻辑函数的最简“与-或”表达式; 将逻辑函数形式变换为设计所要求选用逻辑门的形式; 根据所要求的逻辑门,画出逻辑电路图。 半加器与全加器 数码奇偶位判断电路 实验内容 测试与非门74LS00和与或非门74LS55的逻辑功能。 用与非门74LS00和与或非门74LS55设计一个全加器电路,并进行功能测试。 用与非门74LS00和与或非门74LS55设计四位数奇偶位判断电路,并进行功能测试。 测试与非门74LS00和与或非门74LS55的逻辑功能 实验注意事项 TTL与非门的多余输入端可接至高电平,以防引入干扰。 在验证电路的逻辑功能时,如发现与要求不符,应首先检查设计有无问题,然后再检查集成电路所加的电源是否正常。在查找电路故障时,应用逻辑笔,从电路的输入端至输出瑞逐级检查每个门的输出是否满足应有的逻辑功能,从而确定故障点,并加以排除。 用与非门74LS00和与或非门74LS55设计一个全加器电路,并进行功能测试 用与非门74LS00和与或非门74LS55设计四位数奇偶位判断电路,并进行功能测试。 实验报告 思考题 * * 用与非门74LS00和与或非门74LS55设计一个全加器电路,画出电路图。 写出与非门74LS00和与或非门74LS55的逻辑功能检查方法。 用与非门74LS00和与或非门74LS55设计四位数奇偶位判断电路,画出电路图。 一位全加器 A B Ci-1 Ci Si 一位半加器 A B Ci Si 全加器和 输入端信号用实验器上的数据开关。 注意实验时多余输入端的处理。 实验结果用真值表记录。 实验结果用真值表记录。 写出全加器和奇偶位判断电路的设计过程。 画出实验逻辑电路图,并用真值表记录两种电路的实验结果。 实验调试过程及实验体会。 实验中有无出现故障?故障是如何排除的。

文档评论(0)

ligennv1314 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档