[信息与通信]eda课程设计题目.doc

  1. 1、本文档共36页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[信息与通信]eda课程设计题目

EDA课程设计目录 1 多功能数字钟的设计 1 1.1 设计要求 1 1.2 设计提示 1 2 数字式竞赛抢答器 3 2.1 设计要求 3 2.2 设计提示 3 3 数字频率计 5 3.1 设计要求 5 3.2 设计提示 5 4 拔河游戏机 7 4.1设计要求 7 4.2设计提示 7 5 洗衣机控制器 9 5.1 设计要求 9 5.2设计提示 9 6 电子密码锁 12 6.1设计要求 12 6.2设计提示 12 7 脉冲按键电话按键显示器 14 7.1 设计要求 14 7.2 设计提示 14 8 乘法器 17 8.1设计要求 17 8.2设计提示 17 9 简易音乐播放器 19 9.1设计任务 19 9.2设计提示 19 10 具有四种信号灯的交通灯控制器 22 10.1设计要求 22 10.2设计提示 22 11 出租车自动计费器 24 11.1设计要求 24 11.2设计提示 24 12 自动售邮票机 26 12.1设计要求 26 12.2设计提示 26 13 信号发生器系统设计 28 13.1设计要求 28 13.2设计提示 28 14 点阵设计 32 13.1设计要求 32 13.1设计任务 32 15 汽车尾灯控制器设计 33 13.1设计要求 33 13.1设计任务 33 1 多功能数字钟的设计 1.1 设计要求 设计一个能进行时、分、秒计时的十二小时制或二十四小时制的数字钟,并具有定时与钟功能,能在设定的时间发出闹铃音,能非常方便地对小时、分钟和秒进行手动调节以校时间,每逢整点,产生报时音报时。系统框图如图1-1所示: 图1-1 多功能数字钟系统框图 1.2 设计提示 此设计问题可分为主控电路、计数器模块和扫描显示三大部,主控电路中各种特殊功能的实现设计问题的关键。 用两个电平信号A、B进行模式选择,AB=00为模式0,系统为计时状态;AB=01为模式1,系统为手动校时状态;AB=10为模式2,系统为闹钟设置状态。 设置一个turn信号,当turn=0时,表示在手动校对时,选择调整分钟部分;当turn=1时,表示在手动校对时,选择调整小时部分。 设置一个change信号,在手动校时或闹钟设置模式下,每按一次,计数器加1。 设置一个reset信号,当reset=0时,整个系统复位;当reset=1时,系统进行计时或其他特殊功能操作。 设置一个闹钟设置信号reset1,当reset1=0时,对闹钟进行设置,当reset1=0时,关闭闹钟信号。 设置状态显示信号(连发光二极管):LD_alert指示是否设置了闹铃功能;LD_h指示当前调整的是小时信号;LD_m指示当前调整的是分钟信号。 当闹钟功能设置后(LD_alert=1),系统应启动一个比较电路,当计时与预设闹铃时间相等时,启动闹铃声,直到关闭闹铃信号有效。 整点报时部分由分和秒计时同时为0(或60)启动,与闹铃共用一个扬声器驱动信号out。 系统计时时钟为clk=1Hz,选择另一时钟clk_lk=1024Hz作为产生闹铃声、报时音的时钟信号。 主控电路状态表如表1-1所示。硬件系统示意图如图1-2所示。 表 1-1 数字钟主控电路状态表 模式 选择 秒、分、时计数器秒冲 输出状态 备注 reset reset1 A B turn LD_h LD_m LD_alert 0 x x x x x 0 0 0 系统复位 1 x 0 0 x clk 0 0 0 系统计时 1 x 0 1 0 change=↑ 分计数器加1 0 1 0 手动校时 1 x 0 1 1 change=↑ 时计数器加1 1 0 0 1 1 1 0 0 change=↑ 分计数器加1 0 1 1 设置闹钟 1 1 1 0 1 change=↑ 时计数器加1 1 0 1 1 0 x x x x 0 0 0 关闭闹钟 图1-2 数字钟硬件系统示意图 2 数字式竞赛抢答器 2.1 设计要求 设计一个可容纳四组参赛的数字式抢答器,每组设一个按钮供抢答使用。抢答器具有第一信号鉴别和锁存功能,使除第一抢答者外的按钮不起作用;设置一个主持人“复位”按钮,主持人复位后,开始抢答,第一信号鉴别锁存电路得到信号后,用指示灯显示抢答组别,扬声器发出音响。 设置犯规电路,对提前抢答和超时答题(例如3分钟)的组别鸣笛示警,并由组别显示电路显示出犯规组别。 设置一个计分电路,每组开始预置10分,由主持人计分,答对一次加1分,答错一次减1分。系统框图如图2-1所示: 图2-1 数字式竞赛抢答器系统框图 2.2 设计提示 此设计问题可分为第一信号鉴别锁存模块,答题计时模块,计分电路模块和扫描显示模块四部分。 第一信号鉴别锁存模块的关键是准确判断出第一抢答者并将其锁存,在得到第

文档评论(0)

jiupshaieuk12 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:6212135231000003

1亿VIP精品文档

相关文档