- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[信息与通信]ispLEVER使用指导
ispLEVER培 训 教 程
上 海 莱 迪 思 半 导 体 公 司 市 场 部
2002 年 12 月
英文网址:
中文网址: 或
目 录
第一节 ispLEVER 简介
第二节 ispLEVER开发工具的原理图输入
第三节 设计的编译与仿真
第四节 硬件描述语言和原理图混合输入
第五节 ispLEVER工具中VHDL和Verilog语言的设计方法
第六节 ispVM System-在系统编程的软件平台
第七节 约束条件编辑器(Constraint Editor)的使用方法
附录一 ispLEVER System上机实习题
附录二 ispLEVER软件中文件名后缀及其含义
第 一 节 ispLEVER 简 介
Constraints Editor工具允许经由一个图形用户接口选择I/O设置和引脚分配。软件包含Synolicity公司的“Synplify”综合工具和Lattice的ispVM器件编程工具。ispLEVER软件提供给开发者一个简单而有力的工具,用于设计所有莱迪思可编程逻辑产品。软件支持所有Lattice公司的ispLSI 、MACH、ispGDX、ispGAL、GAL器件。ispLEVER工具套件还支持莱迪思新的ispXPGATM和ispXPLDTM产品系列,并集成了莱迪思ORCA Foundry设计工具的特点和功能。这使得ispLEVER的用户能够设计新的ispXPGA和ispXPLD产品系列,ORCA FPGA/FPSC系列和所有莱迪思的业界领先的CPLD产品而不必学习新的设计工具。
软件主要特征:
1. 输入方式
* 原理图输入
* ABEL-HDL输入
* VHDL输入
* Verilog-HDL输入
* 原理图和硬件描述语言混合输入
逻辑模拟
* 功能模拟
* 时序模拟
编译器
* 结构综合、映射、自动布局和布线
支持的器件
* 含有支持ispLSI器件的宏库及MACH器件的宏库、TTL库
* 支持所有ispLSI、MACH、ispGDX、ispGAL、GAL、ORCA FPGA/FPSC、ispXPGA和ispXPLD器件
5. Constraints Editor工具
* I/O参数设置和引脚分配
6. ispVM工具
* 对ISP器件进行编程
软件支持的计算机平台:
PC: Windows 98/NT/2000/XP
第二节 ispLEVER开发工具的原理图输入
启动ispLEVER(按Start=Programs=Lattice Semiconductor=ispLEVER菜单)
创建一个新的设计项目
选择菜单File。
选择New Project...。
在Create New Project对话框的Project Name栏中,键入项目名d:\user\demo.syn。在Project type栏中选择Schematic/ABEL(ispLEVER软件支持Schematic/ABEL、Schematic/VHDL、Schematic/Verilog等的混合设计输入,在此例中,仅有原理图输入,因此可选这三种中的任意一种)。
你可以看到默认的项目名和器件型号: Untitled and ispLSI5256VE-165LF256。
项目命名
用鼠标双击Untitled。
在Title文本框中输入“Demo Project”,并选OK。
选择器件
双击ispLSI5256VE-165LF256, 你会看到Device Selector对话框(如下图所示)。
在Select Device窗口中选择ispMACH 4000项。
按动器件目录中的滚动条,直到找到并选中器件LC4032V-10T44I。
按OK按钮,选择这个器件。
在软件弹出的如下图显示的Confirm Change窗口中,按Yes按钮。
因改选器件型号后,先前的约束条件可能对新器件无效,因此在软件接着弹出的如下图显示的ispLEVER Project Navigato窗口中,按Yes按钮,以用来去除原有的约束条件。
在设计中增加源文件 一个设计项目由一个或多个源文件组成。这些源文件可以是原理图文件(*.sch)、ABEL HDL文件(*.abl)、VHDL设计文件(*.vhd)、Verilog HDL设计文件(*.v)、测试向量文件(*.abv) 或者是文字文件(*.doc, *.wri, *.txt)。在以下操作步骤中,你要在设计项目中添加一张空白的原理图纸。
从菜单上选择Source 项。
选择New... 。
在对话框中,选择Schematic(原理图),并按OK。
输入文件名demo.sch。
确认后按OK。
原理图
文档评论(0)