- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[工学]第四章-第1节
第四章 组合逻辑电路 * 第四章 组合逻辑电路 第一节 SSI构成的组合逻辑电路的分析和设计 2.分析步骤 (1)从输入端开始,逐级推导出函数表达式 一、组合电路的分析 1.分析目的 (2)列真值表 (3)确定逻辑功能 1.设计目的 2.设计步骤 (双轨输入情况下) 二、组合电路的设计 (1)列真值表 (2)写最简表达式 (3)画逻辑电路 一、编码器 1. 二进制编码器 (1) 8—3线普通编码器 (2) 8—3线优先编码器74148 (3) 74148的级联 2. 二—十进制优先编码器74147 第二节 中规模集成组合逻辑电路 第四章 组合逻辑电路 数字电路 时序逻辑电路 组合逻辑电路 其中,Ii 和 Fi 都是二值逻辑信号 图 4.0.1 第一节 SSI构成的组合逻辑电路 的分析和设计 一、组合电路的分析 1.分析目的:确定电路实现的逻辑功能 2.分析步骤 : (1)从输入端开始,逐级推导出函数表达式 ; (2)列真值表 (3)确定逻辑功能 例4.1.1 分析如图4.1.1(a)所示的逻辑电路的逻辑功能。 图 4.1.1(a) 解 : (1)写出逻辑表达式 1 0 1 1 0 1 1 0 0 1 0 1 0 0 0 0 C S A B 输出 输入 (2) 列真值表 S = A AB B AB = A AB + B AB = AB + AB C = AB = AB (3) 确定逻辑功能 A、B 为一位二进制数,S为本位和,C为本位向高位的进位。 表 4.1.1 因此,此电路完成半加运算,是一个一位半加器。半加器的逻辑符号如下图所示。 在进行信息传输时,为检测信息是否出错,常在信息后附加一个校验部分:校验和 。 图 4.1.1 (b) 例如,传输的信息为“ China “,则校验和的求法如下: 信息 C h i n a ASCII 1000011 1101000 1101001 1101110 1100001 1001101 + 校验和 全加运算 + 101 被加数 111 加 数 111 进 位 1100 和 半加运算 全加运算 例4.1.2 分析如图4.1.2所示的逻辑电路的逻辑功能。 图 4.1.2 解 : (1)写出逻辑表达式 (2) 列真值表 (3) 确定逻辑功能 奇校验码产生电路 F = D1⊕ D2 ⊕ D3 ⊕ D4 = D1⊕ D2 ⊕ D3 ⊕ D4 1 0 1 1 0 1 0 1 0 1 0 0 1 0 0 1 0 0 1 1 0 0 1 1 1 0 0 0 1 0 0 0 0 0 1 1 0 0 0 0 F D1 D2 D3 D4 输出 输入 0 1 1 1 0 0 1 1 0 1 1 1 1 0 0 0 1 0 1 1 1 1 1 1 1 1 1 0 1 0 1 1 0 0 1 0 1 0 0 0 F D1 D2 D3 D4 输出 输入 表 4.1.2 二、组合电路的设计 1.设计目的:确定满足一定逻辑功能的电路 2.设计步骤 (双轨输入情况下) (1)列真值表; (2)写最简表达式; 用与非门实现 写原函数最简与或式 例:F1 = AB + CD = AB · CD 用或非门实现 用与或非门实现 写原函数最简或与式 写反函数最简与或式 例:F2 = (A+B) · (C+D) = A+B + C+D 例:F3 = AB + C , 则 F3 = AB + C (3)画逻辑电路 例 4.1.3 试设计一个1位全加器电路。 解: (1) 列真值表 1 0 0 1 1 0 1 0 1 0 0 1 0 0 1 0 0 0 0 0 Ci Si Ai Bi Ci-1 输 出 输 入 1 1 1 1 1 1 0 1 1 0 1 0 1 0 1 0 1 1 0 0 Ci Si Ai Bi Ci-1 输 出 输 入 表 4.1.3 (2)写最简表达式; 1 1 1 1 1 0 10 11 01
文档评论(0)