[工学]第三章 TMS320VC5402 DSK的硬件结构与硬件设计.ppt

[工学]第三章 TMS320VC5402 DSK的硬件结构与硬件设计.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[工学]第三章 TMS320VC5402 DSK的硬件结构与硬件设计

SEED5402 DSK的硬件结构 和硬件设计 北京交通大学电工电子基地 DSP实验室 本章主要内容 一、SEED5402 DSK的组成及结构 二、TMS320VC5402 DSP的硬件设计 一、SEED5402 DSK的组成及结构 1、概述 DSK 包括: 100 MHz VC5402 DSP 外部、1个软件等待的64K word的SRAM 256K word FLASH存储器 用于仿真的JTAG测试总线控制器和一个连接到PC机并口的主机端接口HPI 麦克风/耳机音频接口 扩展板接口 2、DSK的组成 DSK的电源:+5V 电源。板上的线性电源稳压器提供1.8VDC 核电压、3.3VDC 数字电压和5VDC 模拟电压。 DSK 内嵌了一个仿真器,DSK内嵌的JTAG 仿真器是由测试总线控制器(TBC)提供的,并且可以通过符合IEEE-1284 的并行接口来访问DSP主机接口(HPI)。 它满足IEEE 标准1149.1(JTAG),并且与代码调试器(Code Composer debugger)兼容。 另外,也可以使用外部XDS510仿真器来调试DSK板,仿真器连接到板上的JTAG 连接器J1。 2、DSK的组成(续) 外部存储器接口(EMIF):DSP通过它的16bit外部存储器接口连接器(EMIF)连接外部SRAM、FLASH 存储器和扩展存储器或连接扩展板。 RAM:DSK 有一组64k x 16bit 的SRAM(在管脚相同情况下,可以扩展到256k*16),当工作频率为100MHz 时,它运行过程有1个等待状态。 FLASH :DSK 有1个256k*16bit 的FLASH存储器。 麦克风/耳机音频接口:通过AD50AIC来提供麦克/耳机音频接口。AD50AIC与DSP的McBSP1相连接。McBSP0接口连接到扩展连接器。 2、DSK的组成(续) DSK 为外部用户选择提供了3个跳线JP1、J4、J9。 JP1: 耳机输出跳线 Pins 1 ~ 2 无缓冲的(AD50)输出 Pins 2 to 3 缓冲的输出 J4:引导模式跳线 Pins 1 ~ 2 HPI引导选择 Pins 2 to 3 FLASH引导模式 J9:MP/MC模式控制 Pins 1 ~ 2 MC模式 Pins 2 to 3 MP模式 一个复位按钮J2允许你来手动地复位DSK。 DSK 上的4个LED 提供了一个上电的指示灯和3 个用户控制的指示灯。 3、DSK的结构 DSP DSK 支持TMS320VC5402 DSP,工作频率可以高达100MHz,工作的核电压为1.8V,I/O 电压为3.3V DSK 包括电源稳压器PS767D318,它为DSP提供3.3V I/O 电压和1.8/2.5V 核电压。 外部程序存储器 外部程序存储器的可用大小是取决于OVLY 位的设置和MP/MC 跳线的设置。 如果 OVLY 位=0 并且MP/MC=0,那么程序存储器的空间0x0000~0xEFFF(60K words)映射到外部存储器,是FLASH 还是SRAM 决定于控制寄存器的FLASHENB 状态位。在上电状态,FLASHENB位置位是为了允许从FLASH 引导。然后软件清除此位,使具有1个等待状态的SRAM 使用这个相同的存储器空间。 如果MP/MC=0,那么0xF000~0xFFFF 是保留给片内ROM 和中断矢量表,并且外部程序存储器在0页是不可用的,但是在其它页可以使用,这些取决于OVLY 位的设置。 外部程序存储器(续) DSK 外部程序空间由外部存储器存取控制寄存器位来控制(CPLD-Based Control Register Bits): DM_SEL = DMCTRL bit 7 FLASHENB = CNTL2 bit 5 外部程序存储器的I/O 空间是由2部分组成,一个是系统基于CPLD 控制空间,另一个是扩展板存储器空间。DM_SEL 位能够控制I/O 空间的访问。如果DSP 向此位写1,那么扩展板存储器的I/O 空间是不能被访问的。如果向此位写0,那么扩展板存储器的I/O 空间是可以被访问的。 外部数据存储器 可以使用的外部数据存储器的大小取决于DROM 的设置。如果DROM=0,那么0x4000~0xFFFF(48K words)的空间是外部存储器(FLASH 或SRAM)。如果DROM=1,外部存储器只能使用0x4000~0xEFFF。 是否可以访问板上或扩展板存储器取决于DMSEL 控制寄存器位。如果DMSEL=0(缺省),那么可以使用板上的数据存储器。如果DMSEL=1,那么可以使用扩展板存储器,并且地址开始于0x8000。数据存储器空间资源也取决于M

文档评论(0)

qiwqpu54 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档