课程设计--演讲报时器教案.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课程设计--演讲报时器教案

电子课程设计——演讲报时器学院:电子信息工程学院专业、班级:自动化132602班姓名:李鹏学号:201326030212指导老师:闫晓梅 时间:2015年12月演讲报时器一、设计任务与要求1、任务:设计一个演讲报时器2、设计要求:设计一个演讲自动报时控制电路,要求演讲时间为6min,在剩最后1min时提示灯亮(输出为高电平)提醒演讲者。在6min时提示灯灭,时间为1min,即通知台上的演讲者时间已到,应停止演讲。要求用指示灯显示秒数(以10s为单位),用数码管显示分钟数。二、总体框图本设计主要由四大模块电路组成:555多谐振荡器、555单稳态触发器、计数器、显示部分、提醒部分、控制部分。振荡器的功能是实现一个周期为十秒的脉冲信号,该振荡器是由555定时器组成的多谐振荡器。计数器功能是由一个可预置数减法的减法计数器实现从6分钟递减到0。计数器由一片74LS192计数器构成。显示部分由数码显示管,6个指示灯构成。其中数码显示管实现6分钟倒计时,6个指示灯以10秒为单位循环点亮。提醒部分由一个指示灯和一个单稳态触发器组成。控制部分电路实现的功能有重置,启动。总体方案框图如下:D触发器倒计时部分10秒脉冲发生器显示部分控制部分提醒部分三、选择器件 表3-1 序号名称芯片个数1555定时器555_VIRTUAL2片2十进制可逆计数器74LS1921片33线-8线译码器74LS1381片4双D触发器74LS746片56个非门74LS041片6四2输入与非门74LS001片7指示灯红7个8数码显示管1个9电阻、电容、开关若干1、555定时器振荡器主要采用的是由555定时器组成,下图为由555定时器电路图以及它的内部逻辑图:图3-1 555定时器逻辑符号 图3-2 555定时器内部原理图555定时器的工作原理:555定时器有二个比较器A1和A2,有一个RS触发器,R和S高电平有效。三极管VT1对清零起跟随作用,起缓冲作用。三极管VT2是放电管,将对外电路的元件提供放电通路。比较器的输入端有一个由三个5kW电阻组成的分压器,由此可以获得和两个分压值,一般称为阈值。555定时器的1脚是接地端GND,2脚是低触发端TL,3脚是输出端OUT,4脚是清除端Rd,5脚是电压控制端,6脚是高触发端TH,7脚是放电端DIS,8脚是电源端。555定时器的输出端电流可以达到200mA,因此可以直接驱动与这个电流数值相当的负载,如继电器、扬声器、发光二极管等。当TH高触发端6脚加入的电平小于,TL低触发端2脚的电平小于时,比较器A1输出高电平,比较器A2输出低电平,触发器置“1”,放电三级管截止。当TH高触发端加入的电平小于,TL低触发端的电平小于时,比较器A1输出低电平,比较器A2输出低电平,触发器状态不变,仍维持前一行的电路状态,输出低电平,放电管饱和,7脚为低电平。当TH高触发端6脚加入的电平大于,TL低触发端的电平大于时,比较器A1输出低电平,比较器A2输出高电平,触发器置“0”,输出高电平,放电三级管导通。2、74LS19274LS192是双时钟方式的十进制可逆计数器。下面介绍74LS192的引脚图和74LS192的功能表。图3-3 74LS192引脚图和逻辑符号图中:?◆? CPU为加计数时钟输入端,CPD为减计数时钟输入端。?◆ LOAD为预置输入控制端,异步预置。?◆ CLR为复位输入端,高电平有效,异步清除。?◆ CO为进位输出:1001状态后负脉冲输出,?◆ BO为借位输出:0000状态后负脉冲输出。74LS192内部原理图:图3-4 74LS192内部原理图可以根据74LS192的引脚图来实现硬件连接,图2中P0、P1、P2、P3分别为D0、D1、D2、D3,可以通过LD=0,给这四个引脚接高电平或低电平来实现置数,Q0、Q1、Q2、Q3为74LS192的输出端,可以直接接七段数码显示译码器。PL为LD引脚,接0时置数,用做加计数或减计数时,必须接1。MR为CR引脚,当接高电平时实现清零。TCU为CO为进位输入,1001状态后负脉冲输出。是进位输出端。TCD为BO,是借位输出端。0000状态后负脉冲输出。表3-2 74LS192的功能表CPUCPDCR操作××00置数↑110加计数1↑10减计数×××1清零由表3-2中74LS192的功能表,当LD=1,CR=0,CPD=1时,如果有时钟脉冲加到CPU端,则计数器在预置数的基础上进行加法计数,当计到9(1001)时,CO端输出进位下降沿跳变脉冲;当LD=1,CR=0,CPU=1时,如果有时钟脉冲加到CPD端,则计数器在预置数的基础上进行减法计数,当计到0(0000)时,BO端输出借位下降沿跳变脉冲。3、74LS04(6个非门)仔细观察一下三极管组成

文档评论(0)

allap + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档