[理学]第3章 门电路4.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[理学]第3章 门电路4

【例3】如图电路,已知TTL与非门的参数为IOH=0.5mA,IOL=8mA,IIL=-0.4mA,IIH=40μA,问可以驱动多少个同类逻辑门?若图中为或非门,扇出系数为多少? 答案:( ABCD=1001 ) A Y R4 R2 R1 T2 R3 T4 T1 T5 ? ? ? ? ? ? D1 D3 b1 c1 B D2 100k (5) vI经10kΩ电阻接地 1.4V 解:设输出为高电平时,可以带N1个同类逻辑门,则 2N1IIH≤IOH 设输出为低电平时,可以带N2个逻辑门,则 N2IIL≤IOL 故取N=12 与非门扇出系数:前级输出为高电平时,N1决定于输入端的个数;前级输出为低电平时,N2决定于门的个数。 或非门扇出系数:前级无论输出为高低电平,N都决定于输入端的个数。 集电极开路的门(OC门) 三、集电极开路的门(OC门) VCC Y R4 R3 T4 T5 ? ? D2 Y1 Y2 ? (1)输出电平固定; (2)不能提供较大的驱动电流; (3)不能“线与”。 A VCC Y R4 R2 R1 T2 R3 T4 T1 T5 ? ? ? ? ? ? D1 D3 b1 c1 B D2 1. 电路结构 A VCC Y R2 R1 T2 R3 T1 T5 ? ? ? D1 b1 c1 B D2 T5管集电极开路 1. 电路结构 符号 ! 应用时输出端要接一上拉负载电阻RL RL VCC +5V F R2 R1 3k T2 R3 T1 T5 b1 c1 A B C ? ? ? ? 2. OC门可以实现“线与”功能 F=F1F2F3 输出级 UCC RL T5 T5 T5 ? ? Y F=F1F2F3? 任一导通 F=0 UCC RL F1 F2 F3 F ? ? 全部截止 F=1 F=F1F2F3? 所以:F=F1F2F3 UCC RL F1 F2 F3 F ? ? 个门 n 3. 负载电阻RL的选择 为了保证OC门输出高电平VOH I IH I IH I IH I IH I IH I OH I OH I OH I OH :OC门输出三极 管截止时的漏电流 I IH :负载门每个输入端的高电平输入电流 n 个门 个门 m 当OC门中只有一个导通时 I LM :OC门的最大允许 的负载电流 I IL :每个负载门的低电平输入电流的绝对值 ILM IIL IIL IIL IIL IIL 三态门(TS门) 0 1 截止 +5V F R4 R2 R1 T2 R5 R3 T3 T4 T1 T5 A B ? ? ? ? ? ? D E ? ? 四、三态门 E---控制端 1 0 导通 截止 截止 高阻态 +5V F R4 R2 R1 T2 R5 R3 T3 T4 T1 T5 A B ? ? ? ? ? ? D E ? ? 四、三态门 * 第11讲 第三章 门电路 §3.1 概述 §3.2 二极管及其构成的与、或门电路 §3.3 三极管及其构成的非门电路 §3.4 TTL门电路 §3.5 CMOS门电路 输入级 倒相级 输出级 TTL非门的内部结构 推拉式图 腾 柱 输 出 拉电流 灌电流 TTL非门的电压传输特性 (3.4V) u0(V) ui(V) 1 2 3 UOH UOL (0.3V) 电压传输特性噪声容限 74系列典型值为: VOH(min)=2.4V, VOL(max)=0.4V VIH(min) =2.0V, V IL(max)=0.8V VNH=0.4V, VNL=0.4V TTL非门的输入特性 输入特性 vIL iIL 1.4V -1mA iO (mA) vL (V) 0 vIH iIH 40μA TTL非门的输出特性 输出特性 iL (mA) vO (V) 0 400μA 10mA N1 IIH IIH IIH IOH 显然: N1×IIH ≤ IOH N1 ≤ IOH /IIH N1 ≤400μA/40μA=10 N2 IIL IIL IIL IOL 显然: N2×IIL ≤ IOL N2 ≤ IOL /IIL N2≤10mA/1mA=10 一般TTL门的扇出系数为10。 由于IOL、IOH的限制,每个门电路输出端所带门电路的个数,称为扇出系数。 注意:当前级输出高、低电平时如果N1 和N2不相等,则较小者为扇出系数。 TTL非门的输入负载特性 输入负载特性 RP ui A VCC R1 T1 be2 be5 1.4V RP ui 0 对TTL电路而言,当输入端对地电阻RP≤0.7kΩ时,认为ui为低电平,称为关门

文档评论(0)

jiupshaieuk12 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6212135231000003

1亿VIP精品文档

相关文档