数电ch2门电路与组合逻辑电路(n).ppt

  1. 1、本文档共69页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数电ch2门电路与组合逻辑电路(n)

Copyright ? 2000-2002 湘潭大学信息工程学院 与门、与非门、或非门、非门等用以实现基本逻辑运算和复合运算的单元电路称为门电路; 门电路是数字电路的基本逻辑单元。 二值逻辑0、1的实现方法 如何获得高电平或者低电平呢? 二极管的开关特性 三极管的开关特性 2.1.1二极管与门 2.1.2 二极管或门 2.1.3 三极管非门 与非门电路 RC电路的充放电特性 RC电路1 RC电路2 RC电路3 RC电路4 RC电路5 讨论三极管开关带负载特性1 讨论三极管开关带负载特性2 讨论三极管开关带负载特性3 讨论三极管开关带负载特性4 分立元件门电路的缺点 集成电路 1961年美国德克萨斯仪器公司率先制作了第一块集成电路IC(Integrated Circuit) 集成电路具有体积小、可靠性高、速度快、而且价格便宜的特点 TTL型电路:输入和输出端结构都采用了半导体晶体管,称之为: Transistor— Transistor Logic。 集成电路分类 100个以下:小规模集成电路 : ( Small Scale Integration :SSI ) 几百个:中规模集成电路: (Medium Scale Integration :MSI ) 几千个:大规模集成电路: ( Large Scale Integration :LSI ) 一万个以上:超大规模集成电路 : ( Very Large Scale Integration :VLSI ) P63 TTL反相器(非门)的电路结构 P64 电压传输特性 输入端噪声容限 TTL反相器的静态输入输出特性 为了正确地处理门电路与门电路,以及门电路与其它电路之间的连接问题,必须了解门电路输入端和输出端的特性。 P66 输入特性 输出特性—高电平 输出特性—低电平 输入输出特性总结 无论是输入还是输出,电流和电压是相互影响的,其关系由特性曲线确定。 在实际工作中,当电流变化时会影响电压的值,当电压的变化超出0和1的逻辑定义时,它就是无效的! 应用举例 输入端负载特性 其他逻辑功能的门电路 P76 图2.4.22 TTL或非门电路 P77 图2.4.23 TTL与或非门 P77 图2.4.24 TTL异或门 P78 集电极开路的门电路(OC门) OC门:Open Collector Gate OC门使用 OC门外接负载电阻RL的计算 为保证输出高电平不低于规定的VOH值 ,RL不宜选得过大。由以上分析列出RL最大值的公式: 在最坏情况下,只有一个OC门导通,流过RL的电流和负载电流全部灌入该导通的OC门中,所以RL的值不可太小,以确保灌入导通OC门的电流不超过最大允许的负载电流ILM。由以上分析可列出RL最小值的公式: P81 三态输出门电路(TS门) 三态门:Three-State Output Gate P82 三态门电路结构 三态门逻辑符号(P522) 三态门逻辑符号(P522) P82 低电平有效的三态门电路结构 P82 三态门应用1-总线结构 P82 三态门应用2-双向传输 根据下面电路,分别填写E1、E2逻辑电平 TTL电路系列产品 74系列、74H系列、74S系列、74LS系列、74AS系列、74ALS系列:其中74H为高速系列,74S为肖特基系列,均为高速系列,74LS低功耗肖特基系列综合性能较好, 74AS系列、74ALS系列为74LS系列的改进,前者功耗略大,后者功耗最小。 54系列与74系列具有完全相同的电路结构和电气特性,但54系列对温度和电源的要求更宽松。 74LS37、74LS54、74LS86、74LS138等 集成电路种类 ? Y A B EN EN ? Y A B EN EN 高电平有效 1有效 低电平有效 0有效 ? Y A B EN EN ? Y A B EN EN 1 0 0 0 1 A、B高阻 B→A A→B E2 E1 +5V Y R4 R2 R1 4k T2 R3 T4 T1 T5 b1 c1 1k? 1.6 k? 130 A D1 D2 1 A Y 1 1 1 1 1 1 1 2 3 4 5 6 7 14 13 12 11 10 9 8 +5V 0V 输入级 倒相级 输入级 0.2V 3.4V 1、当输入A为低电平VIL=0.2V时,T1导通,导通后Vb1=0.9V,因此T2截止,Vc2为高电平,Ve2为低电平,从而T4导通,T5截止,输出为高电平VOH

文档评论(0)

xcs88858 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档