- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
教学课件课件PPT医学培训课件教育资源教材讲义
电子电路课程设计数控正弦函数信号发生器 目 录 一、课程概况简介 二、课题技术指标 三、设计提示 四、预习要求 五、报告要求 一、课程概况简介 课程名称: 电子电路课程设计 (32学时,两周) 课程性质: 必修 (2学分) 教 材: 《电子电路课程设计》 教学目的: 1.提高模拟电路、数字电路理论和实验的综合能力。 2.掌握综合型电子电路的设计、装配和调测方法。 3.掌握电子元器件资料和电路资料的检索方法。 4.提高设计报告的撰写能力。 5.全面培养学生科技工作素质。 教学进程: 1. 设计要求和提示(在实验室教师授课,半天)查阅资料、设计电路(同学独立完成,1天半)。 2. 讲述装配方法和调测要求(2学时)。 3. 调测。 4. 验收。 5. 撰写报告(第二周星期五)、讲评、收尾。 实验室考勤时间: 上午:8:00-11:30,下午13:45-16:45, 晚上17:30-20:30 教学方法: 1. 教法: ① 在实验室集中,分3次讲解。 * 电路设计提示。 * 装配要求、调测方法。 * 实验报告撰写要求。 ② 辅导实验、最后逐一验收。 2. 学习方法: *认真自学《电子电路课程设计》相关章节。 * 独立完成设计。 *独立装配、调测、撰写设计报告 。 课程纪律: 1. 旷课达三分之一以上无成绩,必须重修。 2. 设计报告必须手写,不得打印。 3. 预习报告和设计报告抄袭他人者,报告成绩按0分论处。 4. 迟到、早退3次成绩降档。 成绩评定: 1. 评分项目:预习报告、装配水平、调测水平、完成指标、报告。 2. 成绩分档:优秀、良好、中等、及格、不及格、不及格必须重修,没有补考。 评分标准 备注: 前六项相加为100分,后两项在此基础上加减。新颖性加分不得超过10分。考勤扣分:旷课、迟到、早退酌情扣分。 操作是学生动手能力的反映,由指导教师根据学生能力打分。 总评的百分制成绩换算为优、良、中、及格、不及格五级形式上报教务处。合格者获学分2分。 二、课题技术指标 课题名称:数控正弦函数信号发生器 1、整体功能要求 数控正弦函数信号发生器的功能是: 用数字电路产生正弦波信号,输出信号的频率和电压的幅度均由数字式开关控制。 2、系统结构要求 数控信号发生器的结构如图1所示,其中波形发生器采用数字电路产生正弦波信号,频率选择开关用于选择输出信号的频率,幅度选择开关用于选择输出信号电压幅度,频率选择开关和幅度选择开关均应采用数字电路。 通过频率控制开关改变频率控制电路的输出频率,由此改变计数器(地址发生器)的循环计数速度,进而改变从存储器取出的速度,经D/A变换后输出正弦波信号,再由幅度控制开关控制输出信号的电压幅度。 三、设计提示 1、工作原理 基准频率:时基电路以3.2768MHz的晶振分频产生12.8KHz频率,由12.8KHz十分频产生1.28KHz频率,再经过256个地址计数器的分频得到5Hz频率。是否有其他方法,请同学们自己在设计时可以考虑下。 地址计数器产生256个地址依次从存储器中取出正弦信号的样值。该样值经D/A(Ⅱ)变换,输出一正弦波。幅度开关控制衰减电路使幅度变化。放大电路可满足输出信号的幅度及输出阻抗的要求。 基准电路 D/AII 256分频 锁相环电路 正弦函数表 D/A I 输出 幅度开关 可变256分频 2、频率控制电路 频率控制电路含时基电路,频率开关和PLL压控振荡器。若输出正弦信号频率要求为10Hz~1.25KHz,则模256计数器输入时钟信号的频率范围为2.56KHz ~320KHz,即:第一部分电路产生的方波频率范围的下限应小于2.56KHz,上限应为320KHz。就是PLL锁相环要输出上述频率。 2.1时基电路的设计 首先选择4060振荡及分频芯片加上3.2768MHz晶体经过8位分频产生12.8KHz方波信号,再10分频产生1.28KHz给PLL(锁相环)作为基准时钟。利用PLL倍频功能产生2.56KHz至320KHz频率方波。(N=2-255) 时基电路 2.2 锁相环CD4046 2.3 PLL(锁相环CD4046)倍频电路 3、地址计数器的设计 M=256计数器,可由CD4040实现(12位二进制计数器)。 4、存储器及正弦函数表 (1)28C64芯片的管脚图
原创力文档


文档评论(0)