- 1、本文档共54页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[电脑基础知识]存储器原理与接口-du
第5章 存储器原理与接口 主要内容 存储器分类 多层存储结构概念 主存储器及存储控制 8086系统的存储器组织 5.1存储器分类 存储器:指许多存储单元的集合,用以存放计算机要执行的程序和有关数据。存储器根据其在计算机系统的地位和作用分为内存储器、外存储器和高速缓冲存储器等 内存储器:指CPU通过指令可以直接访问的存储器 外存储器:是内存储器的补充,一般不能为CPU直接访问,通常存放当前不活跃的程序和数据,磁盘、磁带、光盘、闪存(U盘) 缓冲存储器:主要在两个不同工作速度的部件之间起缓冲作用 按构成存储器的器件和存储介质分类 半导体存储器 磁盘和磁带等磁表面存储器 光电存储器 按存取方式分类 随机存储器RAM(RandomAccessMemory) 只读存储器ROM(Read-Only Memory) 串行访问存储器(Serial Access Storage) 按在计算机中的作用分类 主存储器(内存) 辅助存储器(外存) 高速缓冲存储器(Cache) 5.2 多层存储结构概念 2、主存与辅存之间的关系 主存:(半导体材料组成) 优:速度较快 缺:容量居中,单位成本高,价格居中。 辅存:(光盘,磁盘) 优:容量大,信息长久保存,单位成本低. 缺:存取速度慢 CPU正在运行的程序和数据存放在主存 暂时不用的程序和数据存放在辅存 辅存只与主存进行数据交换 1、主存和高速缓存之间的关系 Cache引入: 为解决cpu和主存之间的速度差距,提高整机的运算速度,在cpu和主存之间插入的由高速电子器件组成的容量不大,但速度很高的存储器作为缓冲区。 Cache特点 存取速度最快,容量小,存储控制和管理由硬件实现。 Cache工作原理——程序访问的局部性 在较短时间内由程序产生的地址往往集中在存储器逻辑地址空间的很小范围内。这种对局部的存储器地址频繁访问,而对此范围以外的地址访问甚少的现象就称为程序访问的局部性。 Cache存储层次:Cache—主存层次 解决CPU与主存的速度上的差距 虚拟存储层次:主存—辅存层次 解决存储的大容量要求和低成本之间的矛盾 4.5 虚拟存储器 虚拟存储器(Virtual Memory)指的是为了扩大容量把辅存当作主存使用,它将主存和辅存的地址空间统一编址,形成一个庞大的存储空间。程序运行时用户访问辅存中的信息可以使用与访问主存同样的寻址方式,所需要的程序和数据由辅助软件和硬件自动调入主存,该存储空间就称为虚拟存储器。 虚拟存储器和Cache相比有以下的主要区别: (1)虚拟存储器可以弥补主存和辅存之间的容量差距;而Cache可以弥补主存与CPU之间的速度差距。 (2)虚拟存储器传送的信息块可以按分页、分段等方式,长度可达几百KB;Cache每次传送的信息块是定长的,只有几十字节。 (3)CPU不能直接访问辅存,但可以直接访问Cache。 (4)虚拟存储器由辅助软件和硬件相结合来划分信息块和调度程序;Cache存取信息过程和地址变换等全部由辅助硬件实现。 主存—辅存结构 采用主存—辅存的存储层次结构主要目的是解决大容量和低成本的矛盾,它的存取速度与主存接进,有辅存的大容量和较低的价格。 Cache—主存 结构 采用Cache—主存结构的主要目的是弥补CPU与主存间在速度上的差异,在CPU与主存间增设一级存储容量不大但速度很高的Cache,借助于辅助硬件把Cache和主存构成一个整体就能弥补主存速度的不足。 存储器的性能指标【容量】【速度】【可靠性】。 存储容量:是存储器系统的首要性能指标,因为存储容量越大,则系统能够保存的信息量就越多,相应计算机系统的功能就越强; 存取时间:指从启动一次存储器操作到完成该操作所经历的时间,又称为读写周期。 存取周期:连续启动两次独立的存储操作所需间隔的最小时间。 存储器可靠性:也是存储器系统的重要性能指标。通常用平均故障间隔时间来衡量。 功耗:功耗通常是指每个存储元消耗功率的大小 2、主存储器的基本操作 读操作 写操作 静态RAM(SRAM) SRAM的特点: 存储元由双稳电路构成,存储信息稳定 读写速度快,信息读出非破坏性 所用管子数目多,单个器件容量小 T1、T2总有一个处于导通状态,功耗较大 SRAM通常用来做Cache 存储体由大量的基本存储电路组成 一个存储芯片除了存储体外,还有许多外围电路组成 外围电路: 地址译码器:接收来自CPU的n位地址,经译码后
文档评论(0)