电子技术基础课程设计报告-数字电子钟设计报告精选.docxVIP

电子技术基础课程设计报告-数字电子钟设计报告精选.docx

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子技术基础课程设计报告-数字电子钟设计报告精选

重庆大学电气工程学院电子技术基础课程设计报告题目名称:数字电子钟指导教师:学生姓名/学号:同组人/学号:学生年级班级:评语作品报告 总评成绩: 重庆大学电气工程学院 2017年7月5日设计说明本次电子设计作品——数字电子钟,因初次绘制PCB板而存在一点失误,在时间有限的情况下,来不及制作新的PCB板,所以并没有完成所要求的计时、校时、报时功能。成员分工如下:xxx负责数字电子钟原理图的设计,以及PCB板的绘制和成品调试;xxx负责数字电子钟的仿真和调试,以及PCB的焊接和成品调试。操作说明:1、 将数字电子钟接上电源后,便开始进行计时功能,能精确显示小时,分,秒;2、 在计时不准确时还可对数字电子钟进行校时,拨动右边第一个开关对时钟进行校时,拨动右边的开关对分钟进行校时;3、 在每次整点的前十秒,蜂鸣器会发出声响进行整点报时。摘要数字钟是一种用数字电路技术实现时、分、秒计时的钟表。它的计时周期为 24 小时,显示满刻度为 23 时 59 分 59秒。一个基本的数字钟电路主要由秒信号发生器、“时、分、秒、”计数器、译码器及显示器组成。由于采用纯数字硬件设计制作,与传统的机械表相比,它具有走时准,显示直观,无机械传动装置等特点。本文针对简易数字电子钟的设计要求,提出了一种设计思路,进行了层次化设计,首先根据功能将整个电路划分成五个子系统:时钟脉冲产生电路、“分秒”六十进制计数电路、“时”二十四进制计数电路、校时电路、报时电路。之后对每个子系统的内部电路进行详细的设计,并利用Proteus仿真软件对设计的子系统电路和总电路进行功能检验,验证设计的正确性。最后根据检验后的设计电路用Protel软件绘制制作PCB板以焊接制作实际电路并调试功能。关键词:数字电子钟计时校时Proteus PCB1.设计任务及要求1.1目的掌握数字电子钟的设计方法; 掌握常用数字集成电路的功能和使用。1.2数字钟的功能及要求(1)功能设计一个具有计时、显示“时、分、秒”和校时功能的数字电子钟。 显示时、分、秒;具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;计时过程具有报时功能,当时间到达整点前10秒进行蜂鸣报时;为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号。(2)设计要求画出电路原理图(或仿真电路图);元器件及参数选择;电路仿真与调试;(3)编写设计报告 写出设计与制作的全过程,附上有关资料和图纸,有心得体会。2.系统总体设计方案2.1总体设计方案数字电子钟的总体框图如下图所示,它由显示、译码、计数电路、校时电路、报时(响铃)电路五部分组成。显示、译码、计数电路是完成电子钟的基本钟表显示,进位功能。2.2方案特点电路主要实现3个功能:计数功能,时、分、秒由六个七段数码管显示,秒、分均为六十进制,时为二十四进制;报时功能,59分50秒后,蜂鸣器会发出间隔一秒的响声,显示整点报时;同时有校时校分功能。3.时钟脉冲产生电路的设3.1时钟脉冲产生电路工作原理首先由石英晶体振荡器,起振产生一个32768Hz的高频方波信号,再由一个十四级分频器(HC4060)输出信号即为分频后频率为的校时时钟信号,经过D触发器一次分频后输出一个1Hz的计时信号。3.2时钟脉冲产生电路设计原理时钟脉冲产生电路的功能是产生计时和校时所需要的时钟信号。对于计时功能,由于要做的是一个数字钟,因此计时的时钟脉冲信号应为秒脉冲,即频率为1的方波信号;在对时或分进行校时时,令时或分的计时电路单独进行计数,且时钟信号的频率为2,使其很快计数到正确的时间。因此综合计时和校时功能,时钟脉冲产生电路需要产生1和2的方波信号分别作为计时和校时的时钟信号。考虑到数字电子钟的使用时间一般较长,因此对振荡频率的稳定性要求比较高,所以时钟脉冲产生电路选择用频率稳定度更高的石英晶体振荡器来产生时钟脉冲信号。但由于石英晶体振荡器产生的方波频率很高,因此还需要经过降频才能作为时钟信号。降低频率可以采用分频器进行分频。石英晶体振荡器起振产生一个高频的方波信号。选用的石英晶体的固有频率为32768,所以石英晶体振荡器的输出为频率的方波信号。由于,而需要的时钟信号频率为和,因此可以将石英晶体振荡器的输出方波先进行14分频,得到频率为的时钟信号,再进行二分频得到频率为1的时钟信号。图中电路中间部分的芯片为HC4060,是一个十四级分频器,经过HC4060的输出信号即为分频后频率为的校时时钟信号;电路图中右侧的芯片为74LS74双D触发器,把分频得到的的信号作为时钟信号接到一个D触发器上,根据D触发器的工作波形图可知D触发器的输出端Q端得到的信号即为频率为的计时时钟信号。也就是说D触发器在这里起到了1级分频的作用,将的方波信号分频得到的方波信号。至此就得到了频率为的计时时钟信号和频率为的校时时钟信

文档评论(0)

feixiang2017 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档