实验1Quartus II开发环境及其设计流程.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验1Quartus II开发环境及其设计流程

实验1 Quartus II开发环境及其设计流程 实验目的与要求 1.目的 (1)熟悉Quartus II设计平台的界面 (2)掌握Quartus II设计平台的常用功能 (3)掌握Quartus II开发流程 2.要求 (1)调试程序要记录调试过程中出现的问题及解决办法; (2)给出每个问题的算法或画出流程图; (3)编写程序要规范、正确,上机调试过程和结果要有记录,并注意调试程序集成环境的掌握及应用,不断积累编程及调试经验; (4)做完实验后给出本实验的实验报告。 二、实验设备、环境 计算机,装有QuartusII软件 三、方法与步骤 (一)在QuartusII下按照原理图设计步骤设计一个半加器并仿真 1.操作步骤: (1)输入源文件,选择菜单”File”\”New”,弹出“New”对话框,并选择“Block Diagram/Schematic File”,出现原理图文件的编辑界面。 (2)双击工作区域,出现“Symbol”界面,展开界面左边的Libraries对话框内的primitives等文件夹,并查找与门and2、异或门xor、输入信号线Input、输出信号线Output,并把它们依次拉入原理图编辑区,如图所示(参考) (3)连接各器件,并保存为h_add.bdf文件 (4)创建工程:点击“file/new project wizard”菜单选项,并按其提供的步骤创建工程 (5)选择目标器件:点击“assignments/settings”菜单选项,选择要编程的芯片型号以及配置方式 (6)全过程编译:选择“processing/start compilation”或点击工具栏快捷按钮开始全过程编译(此处的全过程编译包括了分析与综合、适配、装配文件、定时分析、网表文件提取等过程) (7)仿真第一步:选择“file/new”,并点击“other files”的“vector waveform file”,进入波形编辑界面 (8)仿真第二步:选择“view/utility windows”的“Node finder”选项,在“filter”框内选择“pins:all”,点击List按钮,出现本设计项目中的所有端口,选择要仿真的端口并拖入波形编辑窗口 (9)仿真第三步:编辑输入信号波形(注意观察教师现场演示),并可通过“edit”菜单的“end time”选项设置仿真时间 (10)仿真第四步:设置仿真模式,点击“assignments/settings”菜单选项,寻找“filter settings”中的“simulator”选项,选择功能仿真(Functional)或时序仿真(Timing) (11)观察仿真结果,选择“processing/start simulation”或点击快捷按钮,仿真结束后观察并分析输出的仿真波形,检验设计是否正确,如不正确,需查错并修改,重复以上步骤直到仿真波形符合要求。 得到仿真波形: (二)在QuartusII下按HDL的设计步骤设计一个半加器并仿真,包括设计输入、编译处理、验证(包括功能仿真、 时序仿真)和器件编程。 1、操作步骤:Verilog程序设计的操作步骤除设计输入与原理图不同外,其它步骤参考原理图的设计过程 输入源文件,选择菜单”File”\”New”,弹出“New”对话框,并选择“Verilog file”,出现Verilog源文件的编辑界面。 输入Verilog源程序: module mynand2 is input a,b; output c; assign c = !(a b); endmodule (3)保存文件名为mynand2.v到指定文件夹。 (4)创建工程等其它步骤同原理图设计过程。 (三)练习用原理图形式与VHDL形式设计一个全加器,给出仿真结果。 (四)撰写实验报告,回答提问并总结学习心得。 五、实验结论与问题讨论 1.比较VHDL语言与一般高级语言的异同处,体会VHDL作为硬件描述语言的特点。 2.为什么在仿真波形图里会出现毛刺。 3

文档评论(0)

xy88118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档