- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PowerPC嵌入式系统中的SDRAM接口设计
摘 要:嵌入式微处理器的高速性及其实时嵌入式操作系统的实时性、多任务性等,决定了嵌入式系统发展的前景。系统以目前应用广泛的PowerPC G4处理器MPC7410作为核心处理器,以Tsi107作为北桥芯片搭建嵌入式系统的硬件平台。详细介绍Tsi107芯片组中与SDRAM相关的寄存器的配置,讨论SDRAM接口的VxWorks BSP开发设计。??
关键词:PowerPC;Tsi107芯片组;SDRAM;BSP??
中图分类号:TP368.4 文献标识码:B 文章编号:1004-373X(2008)02-007-03
SDRAM Interface Design in Embedded System Based on PowerPC??
LIU Lijun,HE Zhanzhuang,LI Hao??
(Xi′an Microelectronics Technology Institute,Xi′an,710054,China)?オ?
Abstract:The high processing speed of microprocessor and the real-time,multitask characteristics of embedded operating system decide the embedded system will have a good future.The system uses MPC7410 of PowerPC G4 processor which has been used widely as the core processor,Tsi107 as north bridge chip design an embedded system′s hardware platform.??Introduc[CD*4]ing the setting of register related to SDRAM in the Tsi107 chip in detail.Discussing the design of SDRAM interface in the VxWorks BSP.??
Keywords:PowerPC;Tsi107 chip;SDRAM;BSP?オ?
MPC7410是新一代G4处理器,具有高性能和低功耗的特点。通过加入A1tiVec技术,处理能力达到了4 G FLOPS。而1.8 V的低电压操作大大降低了芯片的功耗,提高了系统的稳定性[1]。系统采用Tundra公司为PowerPC专门设计的桥芯片/存储器控制器Tsi107的memory控制器管理SDRAM。SDRAM在嵌入式系统中占据着非常重要的地位,必须使SDRAM 能够正常访问。文中介绍了SDRAM接口的VxWorks BSP的开发。??
1 基于PowerPC的硬件电路设计??
整个电路的硬件设计如图1所示。系统中使用了MPC7410作为核心处理器,外接一个2 MB L2 CACHE作为二级缓存,以提高运算速度。Tsi107作为北桥芯片,利用60X总线和MPC7410相接,用以把60X总线信号转化为PCI总线信号,并管理FLASH和SDRAM[2]。SDRAM用于存放用户的数据和代码,为程序的运行和保存临时文件提供空间。SDRAM 的管理由Tsi107的Memory控制器来实现,数据宽度配置为??64 b。Tsi107的SDRAM接口有以下特点:SDRAM器件必须与SDRAM的JEDEC规范兼容,32位和64位数据可选宽度,支持页面式访问,支持8个物理bank,最大支持1 GB的存储容量[3]。设计中采用5片MT48L32M16A2作为SDRAM,其中的一片用于校验数据,SDRAM的总容量为256 MB,总线时钟是100 MHz。??
在布线时应注意SDRAM各个时钟信号线必须等长。如果SDRAM的地址线和控制线采用星型布线难度会很大,因而设计中把5片SDRAM中的必2片放在顶层,剩下的3片放在底层,使5片SDRAM基本平行的放在Tsi107芯片组的Memory控制引脚周围。芯片组的Memory地址线和控制线与中间的1个SDRAM器件相连,然后其他的SDRAM器件与中间的SDRAM器件采用菊花链的方式相接。SDRAM器件数据线的连接要尽量等长。由于SDRAM的频率较高,需要注意布线的长度和路径,以保证信号的完整性。??
2 SDRAM的VxWorks BSP的开发??
BSP即Board Support Package,板级支持包,是对目标系统的底
文档评论(0)