- 1、本文档共54页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[工学]数字电子技术试卷和答案
数字电子技术试卷(1)
填空(16)
1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.100001100001是8421BCD码,其十进制为 861 。
3.逻辑代数的三种基本运算是 与 , 或 和 非 。
4.三态门的工作状态是 0 , 1 , 高阻 。
5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。
6.施密特触发器的主要应用是 波形的整形 。
7.设4位D/A转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为
。
8.实现A/D转换的主要方法有 , , 。
三.化简逻辑函数(14)
1.用公式法化简,化为最简与或表达式。
解;
2.用卡诺图化简,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15)
解;, ,全加器,Y为和,为进位。
五.触发器电路如图2(a),(b)所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q端波形(设初态Q=0)(15)
解;(1),(2)、
六.试用触发器和门电路设计一个同步的五进制计数器。(15)
七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出VO,VC的工作波形,并求出振荡频率。(15)
数字电子技术试卷(2)
填空(16)
1.十进制数35.85的二进制数是 ;十六进制数是 。
2.逻辑代数中逻辑变量得取值为 0、1 。
3.组合逻辑电路的输出状态只与 当前输入 有关而与电路 原状态无关 。
4.三态门的输出有0、1、高阻 ,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意 只能有1个三态门被选通。 。
5.触发器的基本性质有 有两个稳态,在触发信号作用下状态可相互转变,有记忆功能
6.单稳态触发器的主要应用是 延时 。
7.设6位D/A转换器的满度输出电压位6.3伏,则输入数字量为110111,输出模拟电压为
。
8.一个8K字节的EPROM芯片,它的地址输入端的个数是 13 。
三.化简逻辑函数(14)
1.用公式法化简,化为最简与或表达式。
2.用卡诺图化简,化为最简与或表达式。
四.设计一个8421码的检码电路。要求当输入大于等于3、小于等于7时电路输出为1,否则电路输出为0。要求列出真值表,写出逻辑函数式,画出逻辑图。(15)
五.触发器电路如图1(a),(b)所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q端波形(设初态Q=0)。(15)
六.分析图2电路实现何种逻辑功能,其中X是控制端,对X=0和X=1分别分析,设初态为 。(要求写出电路方程,列出状态转换表或图,说明其逻辑功能,并说明电路能否自启动)(15)
七.试用8选1数据选择器和74LS161芯片设计序列信号发生器。芯片引脚图如图3所示,序列信号左位为先)。(15)
数字电子技术试卷(3)
填空(16)
1.十进制数86的二进制数是 ;8421BCD码是 。
2.在Y=AB+CD的真值表中,Y=1的状态有 个。
3.4位二进制数码可以编成 个代码,用这些代码表示0~9十进制输的十个数码,必须去掉 代码。
4.描述触发器逻辑功能的方法有 。
5.若Q=1,J=0,K=1,则 。 。
6.设ROM地址为,输出为,则ROM的容量为 。
7.一个8位二进制D/A转换器的分辨率为0.025,则输入数字量,输出模拟电压为 。
8. 和 是衡量A/D、D/A转换器性能优劣的主要指标。
三.化简逻辑函数(14)
1.用公式法化简,化为最简与或表达式。
2.用卡诺图化简,化为最简与或表达式。
四.由双4选1数据选择器组成的
文档评论(0)